微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 行业新闻动态 > MIPS推出全新一代 Aptiv 处理器 性能大幅提升

MIPS推出全新一代 Aptiv 处理器 性能大幅提升

时间:06-11 来源:3721RD 点击:

全新的系列处理器可为家庭娱乐、网络、移动和嵌入式应用提供更高水平的性能与效率

. 高性能proAptiv™内核在所有可授权处理器IP 内核中取得最高的CoreMark/MHz 分数,并同时拥有领先的硅效率

.l 多线程interAptiv™内核可提供领先的性能效率,在类似的晶圆面积下达到比竞争对手更高的CoreMark/MHz

. 高效率microAptiv™内核在微控制器类内核中达到最高的CoreMark/MHz分数,并增加了DSP 加速和安全特性

. 多家领先授权客户已获得Aptiv™内核授权

为数字家庭、网络和移动应用提供业界标准处理器架构与内核的领导厂商美普思科技公司(MIPS Technologies, Inc)今天宣布推出了新一代Aptiv微处理器内核,包括proAptiv、interAptiv 和microAptiv 系列产品,可为目标市场提供三种不同的性能水平。

基于MIPS32™ Release 3架构,这些新产品将增强MIPS 在家庭娱乐和网络市场的领导地位,并向海量的嵌入式系统延伸,同时成为移动市场中富有竞争力的替代解决方案。对移动设备来说,Aptiv可为平板电脑和智能手机的应用处理器提供顶尖的多核性能,为基带处理提供高效的多线程技术,并为触摸屏控制器、SIM卡和安全、以及GPS 等嵌入式控制和应用提供入门级性能。

ProAptiv 系列的重要特征:

l 领先的高端CPU 性能与效率,超过4.4 CoreMark/MHz 和3.5 DMIPS/MHz 1的性能,比同类竞争内核IP 2相比明显更小的硅面积

l 是高端移动设备和智能家庭娱乐产品等联网消费电子产品的应用处理器和网络应用中控制处理器的理想选择

l 高效的顶级性能,可减少许多移动应用中诸如"big.LITTLE"等额外的电源管理设计开销

l 比老一代MIPS32 74K™/1074K™超标量单核/多核产品高60%-75% 的CoreMark 和DMIPS 分数

l 每个内核1 至多个线程高度可扩展,并能在多核同步处理系统(CPS)下实现最多可达六个内核的多核系统

l 主要的架构特性和增强功能:

o 高性能多发射、深度乱序执行架构以及先进的分支预测

o 新款更高性能的浮点运算单元(FPU),与内核1 :1 的时钟频率,双精度执行

o 单核或多核(最多为6核)配置

o 增强性能的紧耦合第二代一致性管理器和L2 二级高速缓存控制器,实现更低的系统总延时

o MIPS ASE v2数字信号处理(DSP)架构扩展

o 高效的增强虚拟地址(EVA),32位地址下实现3GB以上的用户空间访问

interAptiv 系列的重要特性:

l interAptiv 内核采用平衡的9级流水线设计和多线程技术,可提供领先的性能与效率,能以比同类竞争内核更小的晶圆面积实现多出50% 以上的CoreMark/MHz

l 适合需要并行处理和对成本和功耗优化要求比较高的应用,如智能网关、LTE基带处理、SSD 控制器和汽车电子等

l 每个内核具备1 至多个线程的可扩展性解决方案,并能在多核同步处理系统(CPS)下提供最多四核的多核方案

l 特性和增强功能:

o 多线程流水线实现了双虚拟处理器,可被SMP Linux 操作系统视为两个完整的CPU

o 硬件QoS、线程管理和线程间通信支持,能为实时应用实现最佳控制

o 增强性能的紧耦合第二代一致性管理器和L2 二级高速缓存控制器,实现更低的系统总延时

o 支持多达两个I/O 一致性管理单元

o 内核和CPS 级功耗管理

o L1 一级数据高速缓存、L2 高速缓存和数据SPRAM支持ECC

o 高效的增强虚拟地址(EVA),32位地址下实现3GB以上的用户空间访问

o 可选的浮点运算单元

microAptiv 系列的重要特性:

l 低功耗、紧凑、实时性,以广受欢迎的MIPS32 M14K™以及microMIPS™ 代码压缩指令集架构为基础,并集成了标准I/O 接口

l 集成DSP 和SIMD功能,可满足工业控制、智能仪表、汽车和有线/无线通信等各种嵌入式应用的信号处理需求

l 利用高效的5 级流水线,能以microMIPS 模式达到3.09 CoreMark/MHz 和1.57 DMIPS/MHz1,与竞争对手相比,性能分别高了40% 和25%2

l 面向微控制器和嵌入式应用,可提供MCU 和MPU(集成Cache/MMU)产品版本

l 与上一代MIPS 内核和同类竞争产品相比,可提供更为广泛的控制和DSP功能和性能

l 新的存储保护单元以增强程序代码和数据的安全性,microMIPS 执行模式、安全调试模式和2线cJTAG 支持

关于CoreMark™ 基准测试

EEMBC 开发的CoreMark 基准测试是专为测试处理器内核所设计的简单而先进的基准测试。运行

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top