微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 自己算阻抗时,差分线的线距设置多少比较合适

自己算阻抗时,差分线的线距设置多少比较合适

时间:10-02 整理:3721RD 点击:
自己算阻抗时,差分线的线距设置多少比较合适呢?是不是大于3w就不是差分对了。

有紧耦合和宽耦合
一般不建议大于2W, 能小点就小点,紧耦合走起来不宽耦合好走线很多
实际上还要兼顾单线,一般会接近2W间距,但不是默认的
另外差分线线宽不要算的和单线一样宽,板厂分不出来很难调整的,
如果算的一样(一般不会一样的),单线也要弄个0.1mil的区分开来

差分线的线距一般设置为线宽的2倍。

http://www.cntronics.com/cp-art/80025542?page=3
这里面有讲紧耦合和宽耦合差分差异

紧耦合要求间距不能大于线宽

紧耦合大于等于1倍线宽,松耦合大于等于2倍线宽

用个计算阻抗的软件计算一下,比较准确。CITS25

实测5G pcie 2.0 <2W线宽 如5-7-5 6-6-6 效果是比较好的

谢谢大家不吝赐教。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top