微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > OrCAD capture生成netlist 时为啥禁止同名和无名的pin?

OrCAD capture生成netlist 时为啥禁止同名和无名的pin?

时间:10-02 整理:3721RD 点击:
最近在转换老版本的OrCAD capture 10.0 的原理图到新版本 16.6 上。遇到的大多数错误都是类似下面的.  有两个想法不知道能否实现:1) 既然netlist其实只需要用到 pin number, 不需要用到 pin name。有没有办法让OrCAD capture 忽略这些错误呢?
2) 在pin number没有定义的情况下,net list 能否用pin name 代替 pin number ?
既然老版本 10.0 能够做到这些,不晓得为啥新版本不可以。是否需要特别的设置?
=============================================================================================
Spawning... "C:\Cadence\SPB_16.6\tools\capture\pstswp.exe" -pst -d "C:\JOBS\PRJ21_CONVERTION\51000010-GAMMA-REVB\51000010-GA_CTRL-REVB.DSN" -n "C:\JOBS\PRJ21_CONVERTION\51000010-GAMMA-REVB\allegro" -c "C:\Cadence\SPB_16.6\tools/capture/allegro.cfg" -v 3 -j "PCB Footprint" -hpath "HPathForCollision" -lite
#1 ERROR(ORCAP-36041): Duplicate Pin Name "GND" found on Package FHP5-28D5 , U7 Pin Number 7: MWD Data Acquisition, Power (3.80, 2.70). Please renumber one of these.
#25 ERROR(ORCAP-36022): Pin number missing from Pin "1" of Package CON1 , J3: MWD Data Acquisition, CONNECTOR (2.80, 3.90). All pins should be numbered.




补充:如果是给Allegro生成网络表,才会有这些问题。如果给layout做网络表就没有问题。看来是Allegro的要求太变态了。

用三方网表可以忽略掉这些错误,只要pin number和网络没有问题就可以通过,不过这样原理图DRC、属性这些就没有用了。

16.3以上的版本都不容许pin重名

假如使用第三放网表,比如 telesis, 具体的使用是怎么个步骤? 能详细点说明么? 谢谢。

我也想知道新版本如何忽略这个问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top