微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > ddr阻抗问题

ddr阻抗问题

时间:10-02 整理:3721RD 点击:
最近做一个fly-by的ddr3,控制器是飞腾的,控制器要求单端45欧,差分75欧,那我地址控制命令信号的话主干做45欧,负载端控制60欧,差分主干做75欧,负载端做100欧控制,这样是否合适,请大侠解惑?

仿真一下看看波形

直接复用demo板的走线即可。

有仿真相关的文档或链接么?一直都想学,还没做过。谢谢

单端45欧,差分75欧    这种说法就有问题   阻抗做成唯一  45-65左右单端  应该问题不大

国产芯片飞腾,有这个要求

地址走fly_by的时候,主干阻抗相对低一点,分支相对高一点问题不大。

这个阻抗走线要求?还是一样的走线,让厂家调呢。主控出来到第一个DDR是主线阻抗吧

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top