微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 请问以下的layout指导是什么意思?

请问以下的layout指导是什么意思?

时间:10-02 整理:3721RD 点击:
Address and command trace spacing is 10 mil min for short runs, 4 mils clearance for parallel runs less than 500 mils.
是不是说:短距离的话取10mil间距, 平行距离小于500mil取4mils间距?这个“4 mils clearance”是什么意思?

地址和命令间最小10mil,地址和地址间最小4mil

这个“4 mils clearance”是什么意思?  -  应该是指芯片下 break out area. 线很多很挤, 4 mils 将就了

我估计也可能是这个意思,多谢了!

地址线和命令线间距10mil;“4 mils clearance”是芯片内部长度.

4 mils clearance for parallel runs less than 500 mils  就是在breakout区域最小可以走4mil,其长度不能超过500mil

要结合上下文来理解,4mil这个应该是在breakout区域,如果以4mil 间距平行走线时长度不大于500mils.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top