微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > ddr和flsh的line to line 间距一般设置多少,400M主频?

ddr和flsh的line to line 间距一般设置多少,400M主频?

时间:10-02 整理:3721RD 点击:
我们的主频是400M,第一版外协公司画好的falshline to line 间距是6mil,ddr是13mil,这两个区别有这么大吗?原因!


Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top