微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > DDR2/DDR3 的data线和地址总长多少才合适?

DDR2/DDR3 的data线和地址总长多少才合适?

时间:10-02 整理:3721RD 点击:
请教一下各位DDR的data线和地址在做等长时是否有总长的限制,因最近做了几块板感觉我绕的长度好像比别人的都长,查了一下datasheet也没看出有总长限制,不知道这个长度是否有要求,请各位大侠不吝赐教一下,谢谢

没有很严格的要求,地址要比数据长,最好不要超过1500mil,我们仿真给的意见,如果两片DDR2芯片按照最高时钟频率做。等长应该控制在800mil(+\-400mil)内。

哦,谢谢,我现在人帮的就是地址比数据长些,就是感觉我的数据线的总长也蛮长的,等长范围我给的倒是蛮小的

dffd

所有走线最好控制在1968mil以内

貌似这个没有多长的限制吧,只要等长就可以了。具体是2000mil,还是4000mil不作要求的?是不是这样啊?
有做过这方面的专家拍板

我们是这样控制的 数据和时钟400  地址控制和时钟200  数据选通对应数据25

一般都有guide的 参照设计guide就OK了

看guidline决定

一般都有guide的 参照设计guide就OK了

高手

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top