微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 差分线有关延迟约束设置中单位的选择问题

差分线有关延迟约束设置中单位的选择问题

时间:10-02 整理:3721RD 点击:
在对差分对进行延迟设置时,通过dynamic phase设置一对差分线的长度的差别,那么其中tolerance一项的设置中单位可以再ns与mil之间转换,请问这两者有什么区别呢?
1mil对应的是多少ns的延迟呢?

SOS~~~~~

关注!

大约5600mil==1ns

我个人的理解:按道理来讲,肯定是差分线的时延越小越好,那这个时延是根据什么来设置的呢?

还没有接触过,不清楚

THE SAME THKS

去仿真看能够接受多少嘛

学这个软件没多久,还没有做过仿真呢,能不能给点这方面的资料?

那先把这方面学会了再深入吧。   http://pcbbbs.com                           http://www.pcbsi.com    这两个论坛不错的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top