微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 请问负片模式下孤铜删除方法

请问负片模式下孤铜删除方法

时间:10-02 整理:3721RD 点击:
在内电层或地层采用负片模式,产生的孤铜是否只能采用shap->manual void->选相应形状的方法删除。好像shap-> delete islands无效。谢谢!

不好意思,我再用负片画图的时候才用的就是shap-> delete islands可以使用,所以我也很关切这个问题。您的铜皮是不是没有升级呀,您升级后在shap-> delete islands,您看看可以吗


内层VCC 负片 动态铜箔
DRC信息
LISTING: 1 element(s)
           < DRC ERROR >           
  Class:           DRC ERROR CLASS
  Subclass:        VCC
  Origin xy:       (3180.00 1230.00)
  Constraint:      Negative Plane Islands
  Constraint Set:  NONE
  Constraint Type: DESIGN
  Constraint value: 0 MIL
  Actual value:     0 MIL
  - - - - - - - - - - - - - - - - - - - -
  Element type:    SHAPE
  Class:           ETCH
  Subclass:        VCC
  Part of net name: VCC
  - - - - - - - - - - - - - - - - - - - -
  Element type:    ISLAND_DRC
  Name: UNNAMED
  Type: ISLAND_DRC
  Members:
    Assigned Pins:
      U20.8
      U20.1
      U20.2
      U20.3
      U20.4
      U20.5
      U20.6
      U20.7
貌似中间孤铜的删除方法:一是缩小ANTI PAD 二是shap->manual void

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top