微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 不同网络的铜叠加

不同网络的铜叠加

时间:10-02 整理:3721RD 点击:
不同网络的铜叠加在一起,不进行自动避让,UPDATE也不行,请问谁知道有更好的办法解决?
另外请教在建封装的时候为什么有人的机器可以有导出DXF选项,有的人就没有这个选项?求教。

是不是铺成静态铜了,如果不是,
打开shape->global dynamic shape parameters,shape fill 选项卡中 将dynamic fill 设置成 smooth,然后在update

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top