微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 管脚名字太长问题!

管脚名字太长问题!

时间:10-02 整理:3721RD 点击:
我做symbol的时候通常都把管脚的功能写入名字中,这样设计硬件的时候不容易出错也很方便,但是有的芯片每个管脚的功能非常多,比如stm32每个脚都有很多的附加功能,导致名字非常的长,这样在使用allegro布线的时候导入网表会出错而无法继续,在网上搜索了一个方法是设置环境变量,但是貌似没有什么效果,现在的主要问题是管脚名字太长而导致读取device文件的时候出错,把管脚名字改短了就没问题,我用的前端工具是dxdesigner,把名字改短了真的是很不方便,画图的时候要参考数据手册以确定功能,大家有没有好的方法?

你这不叫画图,叫电路设计. 单纯画图,对准脚管序号不就完事了吗?

Allegro里面可以设置最长256个字符,应该够了吧

我是设置了ALLEGRO_LONG_PACKAGE_NAME环境变量,但是名字长了还是报错,而且dxdesigner生成的网表在导入网表时的语法检查能够通过,但是导入网表时就过不去,是device文件的问题!也就是所还是不支持长管脚名

PIN  NAME简写就可以了!

自己好好看里面的提示信息,这是最好的办法

不知道你如何设置的ALLEGRO_LONG_PACKAGE_NAME环境变量,你可以试试下面的方法:


学习了,谢了。

mark

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top