微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > orcad同步到allegro的问题

orcad同步到allegro的问题

时间:10-02 整理:3721RD 点击:
各位高手,请教一个问题,在下将一个orcad和pads完全同步的原理图和PCB,想转成orcad和allegro文件之后再同步,已修改完很多问题后,能生成网络表,但是不能同步到allegro,强行同步后,所有的无件丢失,但走线还在,manual place里面提示所有的元件处于未放置状态,在同步的时候提示下面这些问题
WARNING: P7 component device pin number mismatch; cannot replace.
#1   ERROR(SPMHNI-191): Device/Symbol check error detected.
ERROR(SPMHNI-197): Symbol 'C0501' for device 'C_2_C0501_100U/35' has no refdes.
#2   ERROR(SPMHNI-191): Device/Symbol check error detected.
ERROR(SPMHNI-197): Symbol 'C1004' for device 'CAP_C1004_470U/35' has no refdes.
#3   ERROR(SPMHNI-191): Device/Symbol check error detected.
请问各位大侠出问题的原因是什么,怎样解决?
在小用的是cadencd16.3

Symbol 'C0501' for device 'C_2_C0501_100U/35' has no refdes.
=======================================
请问你是看不懂英文还是怎样?

导入pads格式的PCB 导入到allegro之后再与orcad格式的原理图同步的全过程经验总结
步骤
1,先将orcad原理图与pads PCB严格同步,同时保证pads的每一种元件的库都有元件序号和值的label(两个label),不然会出现同步allegro传送网络表时会出现没有标示的问题
2,pads输出powerpcb3.5格式的asc文件
3,在allegro里面导入asc文件
4,在allegro导出库文件
5,在用户设置里面,设置焊盘和flash的两个库文件的路径,都指向刚从allegro导出的库
6,打开orcad,输出网表,选择要同步的allegro PCB,并指定要生成的allegro PCB
7,执行同步。(此过程会产生很多问题,大部分的问题原因是,
                           原理图的焊盘个数与PCB库焊盘个数不一致,   修改原理图,保证与PCB库一致
                           原理图封装信息也PCB不一致或有非法字符 如。+?、/等符号,重新修改原理图封装信息,并保证与PCB库一致
                           原理图库元件信息里面的路径信息也不能有非法字符。+?、/等符号,解决此问题只得重新做库和调用cadence
                           源库替换掉原来有非法路径信息的库元件
                           元件的引脚也要严格区分,如某个引脚定义为output 则该引脚不能连到地。这也会造成同步失败
                           元件的引脚名和引脚号不能分别不能与另一个引脚有重复的部分)

ding

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top