微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 16.2遇到的问题

16.2遇到的问题

时间:10-02 整理:3721RD 点击:
整块板子做下来所遇到的最头疼的问题就是
在约束管理器设置好的差分线的规则,当将原理图再次导入到PCB中时,以前设置好的差分规则却没有了,必须重新设置。声明:我以前设置已经保存过。仿真时的模型添加也遇到类似的问题。 不知道大家有没遇到过

小编可是试试先导出再导入。

楼上的方法值得一试

通过几次的交涉,找到是每次在重新导入网表后就把原来设置的规则都乱了,这也属正常,因为导入的网表都是新网表跟原来的PCB中设置规则是不一样,所以每次导入网表后都的重新设置规则。
不知道我说的对不对?
望指教,谢谢

可能原理图cm框有规则,那边同样可以设置,应该是两边规则不一样

把原理图里面对net设置的规则杀掉,然后在netin就没有什么问题了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top