微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > Allegro 16.2设计规则设置讨论

Allegro 16.2设计规则设置讨论

时间:10-02 整理:3721RD 点击:
Allegro 16.2怎么定义差分规则及等长规则,共有几种方法,分别有什么特点,用在什么地方,希望大家能讨论讨论,因为网上关于这方面的资料不多,有的也只是一点点,很不全的,也没说明白。
特别是差分信号的定义,只说明怎么定义差分信号及差分规则,但没有说明怎么设定差分线内部间距及差分对与其它NET的间距,如果差分对的间距小于定义的的间距时就会报DRC。还有等长设计,说有很多方法,却没有谁把这几种方法讲明白,分别用在什么地方,在什么情况下用。
希望Allegro高手来作一个讨论。

确实,官方的帮助文档看得我迷迷糊糊的。

Allegro 16.2 PCB设计约束规则在哪设置呀?SETUP--CONSRAINS?然后呢?知道的帮说一下,先谢谢了

然后选择相应的规则或选择CONSRAINS manager

好的,呵呵,谢谢了哈

差分信号线的对内间距是在PHY中来设置的,对外间距是通过SPA来设置的

我也在学这一部分

功能太强,学习的地方太多

设置是在这两个部分,可是设置后如果外间距大于内间距,还是会报错

差分规则的设置,可以在  电气属性中设置,也可以在 物理属性中设置,只不过在电气属性中的优先级更高。一般只要设置一组即可,里面通常会设置 primiry gap,即第一个差分线距,线宽,gather point,即汇聚点(就是指从不匹配到匹配的过程,也是和uncoupled length那个相关)。
在电气属性中设置的规则,一般设置的比较全。在物理属性中设置的差分规则,一般需要单独设置  gather point等。
还可以 在  logic--assign中设置(好像是这个菜单,笔者工作的机子不能上网,不能及时查),这个里面设置的,通常是针对仿真的。

一般建议只用一种方式就可以,这个规则本身不是很复杂,只是不同的操作者有不同的操作组合,就显得让人摸不到头脑了。呵呵。
不过,cadence中的约束管理器,确实是核心,可以贯穿  allegro,sigxp等。

不当之处,还请大家讨论。谢谢。

SETUP--CONSRAINS  就是这个,然后又  电气规则,物理规则,间距规则,相同网络规则。

大侠能不能教一下小弟学习allego

就是呀,我们都会呀

关于物理规则和间距的设置还是比较容易的,我觉得难在其他方面的设置,比如先唱等需要仿真才好确定最佳值的。

兄弟说得不错

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top