微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 10层板叠层问题

10层板叠层问题

时间:10-02 整理:3721RD 点击:
现在有一个10层板的叠层结构是这样的,TGSGPPGSGB,大家看看觉得怎样呢?
我现在担心的是两个电源层这样处理会不会有问题。

TGSPSSPSGB这样吧,你的走线不多吗?怎么只设置了4层信号的
只是建议

个人觉得没问题
层多并不代表走线多  一般是为了一些杂七杂八的问题

层多主要是考滤BAG好不好来决定层的多少

看BGA的出线来决定层数

BGA出线多不能说明走线多啊?

是与BGA有关  我只是认为LZ不是问这方面的  也许是偶理解错了

很好,要将两个PP层的间距尽量拉大。

同意楼上的

没问题的,GPPG这样的叠层很常见

走线是没有问题的,现在主要的担心就是PP这个结构会不会有问题

能说说GPPG这样的叠层有什么好处吗?非常想知道,哪位有时间可否说说。

TGSSPGSSGB
这样比较好,电源层和地层相邻,介质越薄越好
还要看一个电源层够不够

你的什么板子,手机板,还是大的主板,说清楚才好定啊。电源不好出来的话才考虑到两个电源层哦,不然没必要搞个十层板,毕竟你的信号层只有四层,如果是效果板那就是没得说,如果是量产的话,那是挺浪费的。

个人觉得不好

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top