微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > LMK04828 使用单PLL ,0-delay mode 不lock

LMK04828 使用单PLL ,0-delay mode 不lock

时间:10-02 整理:3721RD 点击:

LMK04828 使用单PLL 2,PLL1被PD了,设置成0-delay mode,用clock Design tool 调整了环路,但是还不能lock,是不是0-delay必须用双PLL?,0-delay模式需要注意什么?

单环肯定是可以做0 delay的.参加手册2.1.1.4

When a 0-delay mode is used, a clock output will be passed through the feedback mux to the PLL1 N
Divider for synchronization and 0-delay.

谢谢你的回答.

把FB_MUX改成了SYSREF    lock的小灯开始闪烁,还不能完全LOCK,参加手册2.1.1.4是什么?能给发个链接么?

http://www.ti.com/product/LMK04808?keyMatch=lmk04808&tisearch=Search-EN-Everything

datasheet

 手册是LMK0480x的,LMK04828也适用?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top