微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > PLL1700E 晶振不起振

PLL1700E 晶振不起振

时间:10-02 整理:3721RD 点击:

您好,

        我是惠州学院一名学生。在本次中国全国电子设计大赛中(2013/9/4),使用了贵公司PLL1700E作为时钟,但出现了PLL1700时钟不起振的现象。具体阐述如下:

一,作品制作方向/要求

        全国电子设计大赛——红外光通信装置(F题)

       

二,我队制作思路

         a)发射端

         将音频信号放大后使用音频ADC PCM1808采样(IIS总线)。PCM1808的时钟以及信号调制的载波均由PLL1700E产生。

         我们采用2FSK调制(开关法:音频数字信号控制模拟开关)。最终调制后的信号通过红外光发射二极管发射。

         b)接收端

         使用红外光接收二极管接收后放大后,带通滤波,使用锁相环解调信号。最后再经音频ADC CS4344还原信号。

三,调试现象

         我们准备了5块PLL1700E时钟产生芯片。

         在调试该核心模块时,发现PLL1700E(工作于硬件模式)晶振端无法起振!

         我们尝试过晶振端阻抗匹配、更换起振电容,更换晶振(无源27M),但均无反应。

         最后5块PLL1700E时钟产生芯片中有一块在上电后输出奇怪的信号,波形不正常,频率变化大(12M后5M接着......)。

四,作品实物图/电路图

         注:电路图我们采用数据手册的基本电路图唯一不同的是,我们没有接控制器,采用硬件模式,并将下述引脚接10k电阻后接高电平或接地。

        

         工作于硬件模式,管脚ML/SR0 = 1;             MODE = 1;          RST =1;           MD/FS0 = 0;              MC/FS1 = 0;

        

五,求助与鸣谢

         虽然电子设计大赛己结束数字且我们队并未能完成此次作品,但真心希望能够解决本问题,完成学生人生第一个通信类作品。

希望有经验的前辈能给予帮助!

         在此,先说声谢谢了。

采用硬件模式没有任何问题。

你有没有量过你给出的几个pin脚的电压?通过10k拉高可能还好,但是接地的话,会不会电平被太高了?确定下。

另外你这5块PLL1700是从什么渠道买的?因为我看该芯片已经属于NRND了。

您好,

1,接地电阻我过几天作品发下来换小些试一下。

2,PLL1700E是学校从深圳赛格采购的。

3,NRND请问是不建议应用于新的设计吗?可是我的作品只是很超简单的应用而己。

非常谢谢你哈。

 接地的话可以不加电阻,调试时一定要用万用表去确定这些管脚电平是否正确,包括电源管脚;

NRND是你讲的那样,我问你采购的渠道,只是担心买的是翻新料,质量没法保证。

不过你还是等拿到作品后,先调试下看看结果再讲。

更换电容及匹配电阻后有没有检查过你的晶振是否起振了?用示波器看过吗?如果外部的硬件都没有问题,那你可以联系TI授权代理商小批量购买几片再试一下。如果在时钟上出了问题而无法继续,确实是很头疼的事情

嗯,换完后也不起振,示波器看过的。外部硬件采用手册里的基本电路图,设置上述内容。嗯,没关系哈,都过去了,明天电子设计大赛答辩,不管结果怎么样,都谢谢你们哈。反正我们队拿成功参赛奖习惯了嘿!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top