微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 关于CDCE62005的PLL_LOCK和输出频率

关于CDCE62005的PLL_LOCK和输出频率

时间:10-02 整理:3721RD 点击:

我的板子上有两片CDCE62005,其中一片的参考时钟是通过晶体给AUXIN,工作状况一直良好。另一片的参考是通过差分时钟输入priclk,工作很不稳定,主要有两方面的问题:

1、我将PLL_LOCK引至一个发光二极管,并串联电阻接地,理论上锁定后二极管会亮,不锁定则灭。但是我发现有时候二极管很亮,有时候则很暗,这是为什么呢?

2、我需要200M的时钟,可是有时候却得到约196M,同样的配置程序,有时却得到不一样的输出,为什么呢?

请高手指教!

另一片的参考是通过差分时钟输入priclk,工作很不稳定 ------  频率是多少呢?

1、我将PLL_LOCK引至一个发光二极管,并串联电阻接地 ------ 串联电阻值多大?

2、我需要200M的时钟,可是有时候却得到约196M ------ 哪个输出端呢?

1,差分输入的参考时钟频率是25M

2,串联电阻100欧姆,如果是电阻的问题,为什么会有时候亮一些,有时候暗一些呢?甚至开始很亮,过一会变暗?

3,我设置每个输出端都是200M,可是会偶尔发生得到196M的情况,每个输出均如此

第一,先确定PLL锁定了没有:

PLL若不稳定,可能一会儿锁定(PLL_LOCK=H)、一会儿又失锁(PLL_LOCK=L),那么PLL_LOCK的输出,就是H/L相间的脉冲波形,这个脉冲波形的占空比,决定了LED的亮度。

不妨先把PLL_LOCK的外接LED断开,用示波器观察直接PLL_LOCK的输出,是不是稳定持续的高电平?

第二,25MHz的参考时钟,在 R、I 环节,都是1:1(直通)的吧?在到达PDF的时候,仍然是25MHz是吗?

问题是否解决了? 从你的描述看,你的锁相环工作状态不稳定,请有问题那片将配置把参考强制设定在你提供的参考通道上, 环路放宽做测试.输出196M应是你没有锁定飘走了导致的.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top