微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > lef转到milkyway后遇到的问题

lef转到milkyway后遇到的问题

时间:10-02 整理:3721RD 点击:
我们的芯片中的1.8v到3.3v的level-shifter是在cadence中用管子搭的,我在milkyway中将lef转成milkyway,在icc中调用这个库,但是在create_fp_placement后,运行preroute_instances命令后,报了一堆的 warning如下:
WARNING: Failed to make a connection for the following pin:
Net:VDD(wire on layer :M1[61])
waring: wire dropped because obstruction, (Net:VDD)(Layer:M1[61] is blocked by ((91.220 14.600) (91.60 15.090))(net:null)(Layer:metal1Blockage[218])(PGRT-030)
100多个例化的level-shifter的电源和地都有这个问题,有哪位高人知道症结所在,求指点!

你抽LEF 的时候是不是把VDD和VSS包在Blockage里面了?导致pin出不来?

一语惊醒梦中人,多谢了,我改改试试!

通常LVL cell的power是在floorplan阶段用create_power_straps 来连接的
preroute_standard_cells 做为secondary pg连接也行
但是preroute_instance 本身就是个很一般的命令,很多东西都控制不了,连接的又很难看
建议把LVL 放整齐,直接打几条straps连接就好了,

lef导进milkyway后,CEL中的metalblockage是什么时候加上的呢?能不能人为的修改?这个macro在cadence中的版图只用到了metal1和metal2,我想在这些macro上面走M3,M4,M5,现在这几层的线都走不了

如果你的lvl是stdcell, lef里面应该写core 而不是block
你可以打开fram view进行修改, icc里面

您好,请问这个怎么修改呢?

您好,请问抽lef的时候,VDD,VSS怎么才不包到blockage里面啊,是在哪里设置啊?

没有明白您是什么意思

我也遇到了小编那个问题,ram的vdd,vss连接不上。您说可能把电源vdd,vss包到blockage里面了,在哪里设置把电源vdd,vss露出来啊,使得可以连接上电源?谢谢啦~



看lef 里的OBS 部分是不是包含了m3 m4 m5. 如果是, 删之, 当然你得确定macro没有任何m3 m4 m5

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top