微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > ICC中 set_clock_sense 命令 求助

ICC中 set_clock_sense 命令 求助

时间:10-02 整理:3721RD 点击:
在 ICC中,set_clock_sense 命令 适用 范围是 在clock network 中的 nonunate points 。记得这个”nonunate“ 一般是对 timing
arc 来说的,不知此处的nonunate points 怎么理解啊?对异或门来说,nonunate points 是指输出端吗?该如何确定啊?

clock要从root开始按照上升沿和下降沿trace它的delay,但是遇到nonunate时,无法从clock的输入端来判断输出端的rise/fall了,如果想解决这个问题,要在其它输入端上set_case_analysis

主要是有xor,xnor这种gate存在 就会有个事情

穿过三态BUF的状况呢?

以上都对

Unate include Positive unate and Negative unate.

Positive unate meansthe output rising due to the input rising,the output falling due to the inputfalling.


Negative unate means the outputrising due to the input falling,the output falling due to the inputrising.


Non unate means the output rising due to the input rising orfalling, the output falling also due to the input rising or falling.


三态buffer明显不在此范围。

谢谢版大
另请问一下PT里面 set_data_check 的说明,可以用于data skew constraint,这个应该怎么去用,一直懂,能指教一下吗 ?

data skew constraint是啥,没见过这个词组。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top