微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > ideal clock做place_opt的时候怎么会在clock path上插了buffer cell?

ideal clock做place_opt的时候怎么会在clock path上插了buffer cell?

时间:10-02 整理:3721RD 点击:
请问各位前辈,我做综合的时候,place之后发现在ideal 的clock path上居然插了优化用的buffer? 我认为一般不会动clock tree的呀 ?不知道问题出在哪里?对之后的设计有影响吗?

检查那条所谓“clock path”的属性

加上dont_touch 和ideal_network

你好,是用命令get_attr [get_nets *] net_type来查看“clock path”上的属性吗? 我看了下 有些是signal的,我设置了 set_ideal_network了,但是发现在place的时候还是有inverter插在上面。

你好,我设置了ideal_network了,dont_touch是设置在什么地方呢?net还是cell?

应该是clock net才对,否则就有问题
除非你的clock path同时被用作data path了

请问,像你所说的,应该是clock_net,不然跑下去会有问题,像这种问题严重吗?影响我继续往下做吗?

设在net上面,cell也行的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top