微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 华虹3V 0.35的基本单元DIFF的延时都要ns级?难道要换工艺?

华虹3V 0.35的基本单元DIFF的延时都要ns级?难道要换工艺?

时间:10-02 整理:3721RD 点击:

最近在用华虹0.35的库综合电路(4K gates,算不算大?),综合后发现实序总是不对,查了下发现基本单元延时很大,各种DIFF都要延时在2-5ns, 刚开始我以为是我约束的问题,于是我单独写了个D触发器来测试,发现确实延时挺大的,都在ns级,很显然不能满足内部的高时钟(>200MHZ)正常工作啊。不知道有用过华虹工艺的同行,延时是否是这样?
PS:第一次做这种数字的综合,按我的理解,单元电路的延时一般都是PS级的,顶多也是2、300ps啊,为何华虹的这么大?要换工艺吗?

个人觉得200Mhz一般都是013工艺以下吧。

.35一般几十MHz吧,上百MHz本来就很难

哦,明白了,谢谢楼上两位

.35um 的 1~2ns正常啊,
.18 一般是0.5~1ns

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top