微波EDA网,见证研发工程师的成长! 2025濠电姴鐥夐弶搴撳亾濡や焦鍙忛柣鎴f绾惧潡鏌熸潏鍓х暠缂佺媭鍨堕弻銊╂偆閸屾稑顏�04闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢敂钘変罕闂佺粯鍔曢幖顐ょ不椤栫偞鐓ラ柣鏇炲€圭€氾拷02闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢敃鈧粣妤佺箾閹存瑥鐏╃紒鐙€鍨堕弻銊╂偆閸屾稑顏� 闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢妶鍌氫壕婵ḿ鍘у▍宥団偓瑙勬磻閸楁娊鐛崶顒夋晢濠电姴鎳夐崑鎾诲锤濡や胶鍙嗛梺缁樻礀閸婂湱鈧熬鎷�婵犵數濮烽弫鎼佸磻閻愬搫鍨傞柛顐f礀缁犺銇勯幇鍓佺暠缂佺媭鍨堕弻銊╂偆閸屾稑顏�
首页 > 研发问答 > 微电子和IC设计 > IC版图设计交流 > 大家讨论一下加dummy,数模混合电路时钟布线的经验吧。

大家讨论一下加dummy,数模混合电路时钟布线的经验吧。

时间:10-02 整理:3721RD 点击:
我对到底加不加dummy很是犹豫,一般情况下我基本都加了,但是后来觉得可能没有必要,所以想请有经验的版图工程师聊聊什么情况必须加,什么情况可加可不加,什么情况不用加。因为很多时候,在电路设计中过度设计也会导致电路出问题。以前我连开关管子都加dummy。还有就是在数模混合电路中手工时钟走线的问题。我以前听说时钟最好走线,走宽一点的线比较好,比如说用1微米或者2微米走线,但这样的坏处是增加了时钟电路的驱动负载,同时时钟电路的功耗也要增加。后来又有人建议说,比如0.18um的工艺,30MHz的时钟,基本上走最小宽度就可以了。所以还希望有经验的工程师来谈谈。谢谢。

Dummy具有很多灵活性,首先和电路设计密切相关,比如最普通的差分对电流镜等,其次还有预留dummy,防止电路设计修改调整,还有考虑版图的美观等等。至于时钟走线,一般走线宽度可以包孔就可以了,1um或2um太宽了,走线宽度和时钟频率关系不大,时钟都是考虑尽量减少电容尤其couple cap。

灏勯涓撲笟鍩硅鏁欑▼鎺ㄨ崘

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top