微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 请教个关于CT delta sigma 的问题

请教个关于CT delta sigma 的问题

时间:12-12 整理:3721RD 点击:
请教板上的大神,设计一个12bit,信号带宽10MHz 左右的CT delta sigma的时候,会考虑各
部分的噪声贡献问题。假设是热噪声占主导,那么我能想到的噪声贡献大概会有以下部分:
反馈DAC中时钟jitter的贡献、积分链路中运算放大器的贡献、积分链路中电阻的噪声贡献(kT/C)
以及DAC返回电流的热噪声。
那么以上几种噪声,大家在实际设计时占比大概都是怎么考虑的?
我想应该和积分链路中第一级的系数相关,但是各部分贡献的占比怎么考虑会最优一些?谢谢

好的,谢谢指点。
能科普一下为什么NRZ 对于jitter具有低频滤波特性不?是因为没有归零,导致前后
码之间有个关系,和DT sigma低通整形一样?还是因为别的啥的?

另外,如果是这样的话,那为什么DAC引入的电流热噪声不能同样具备低通滤波特性呢?

多谢指点,受教了:-)

可以计算出各类噪声的贡献,即等效输入噪声电压:
1)电阻的热噪声,4KTR对噪声带宽积分。
2)反馈DAC的热噪声电流,先仿出DAC的噪声电流,再通过输入电阻转化成噪声电压。
3)第一级积分器运放的热噪声,可以仿出来,也可以算出来。可先算出输出噪声,再折算到输入。
各自的噪声贡献,在把它们分别计算出来之后,就可以确定。

一般量化噪声占比多少?热噪声占比多少?

请问采用NRZ的优点是什么?Paper上有一种对jitter不太敏感的架构,有啥缺点吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top