微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 在数字电路中有这样一句话,怎么理解?

在数字电路中有这样一句话,怎么理解?

时间:12-12 整理:3721RD 点击:
“在N沟道增强型MOS管中,为防止有电流从衬底流向源极和导电沟道,通常将衬底与源极相连,或将衬底接到系统的最低电位上。”
  
这句话出自《数字电子技术基础》(第五版) 阎石主编  高等教育出版社,第74页
  
为什么将衬底与源极相连,或将衬底接到系统的最低电位上,就能防止有电流从衬底流向源极和导电沟道?
  
不太明白,请大家帮忙解释解释,谢谢了。

你需要了解NMOS管的工艺构成
有源区是N+ 衬底是P
如果衬底电位比源高
会形成衬底到源的正向导通二极管,就会有漏电了

如果电流从衬底流向源极和导电沟道,这又有什么不好的?

学数字电路不是你这种学法的。

二楼不是说了么,漏电

虽然我很想帮你,但是我真的不记得了

抛砖引玉一下,我认为主要理由有二:一是CMOS数字电路在静态(也就是没有翻转时)一对NMOS、PMOS至少有一个处于截止状态,静态电流很小,因此功耗很低。如果衬底漏电流的话会有很大功耗,那么多门的话片子承受不起啊……二是如果漏电流达到一定水平,该截止的管子导通,逻辑就乱了。
推荐楼主了解一下CMOS工艺方面的知识,就是每一个晶体管的“隔离”问题。

防止电压差导致漏电流

楼主学数字电路学杂了

楼主是学微电子的么?怎么说出这样的话来?
到现在我还没有见到有人这样用的。

楼主好像是零基础在自学集成电路,没有基本的sense啊,这样瞎琢磨是不行的。
.248

  有些东西慢慢琢磨就出门道了。至少琢磨琢磨他就会去写VERILOG代码了。
这就达到目的了。不琢磨直接去写代码回过头写到一定境界了还是要回来看这些玩意儿的。

楼主还在画管子阶段

漏电,会带来很多问题,功耗上是首先的,另外还有引起功能出错,另外还有可靠性问题,比如闩锁

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top