请教一个CMOS图像传感器的问题
可能有两个目的
1看起来时序更灵活,他针对的对象应该是5T像素
可以同时 实现全局曝光+CDS+ 高帧率rolling读出
2当然也可能是为了另外一个目的,这样的话就是一个4T像素了,实现的功能也很简单,
但是可以极大的提高性能,
具体实现的是哪个功能,跟时序和具体的结构细节的关系很大
多加了这两个管子岂不是让aperture ratio更低
.88
fill factor并不总是最主要的矛盾,有很多特殊应用的sensor,是可以补光的
但是有很多功能却不是补光就能解决的,
这个是双CG用来提升DR的,TX1和TX2的Shared Drain形成CG1,TX3的Drain形成CG2,一般CG1小于CG2,时序自己想一下吧。我不确定我的解释对不对,这方面xixiyang是专家,你@他或者站内请教一下吧
其实没什么专家不专家的了。
这个tx1, tx2的管子你做不出来,起码现在开放的fab做不了。
其实研究起来没有意义。
好久都没看到您上线了,呵呵,看来最近很忙啊
这种结构我也觉得没什么油水,日本Tohoku Uni搞的那个Lateral Overflow电容您觉得怎么样?
那个HDR用的很普遍
不过想用好也不容易,设计overflow管子的vt mismatch
overflow junction的暗电流, 还有信号怎么读出,是否CDS等。
师兄哈!
这种结构也有可能是多级conversion gain的一种实现方式
确实是,最近在研究您的GS8T结构,这些问题也是够头疼,您那个结构解决的都不错,将来移植到BSI上把READ NOISE再降一降,FF提一提,基本就完美了。有大作出来先让我拜读一下吧,呵呵
global shutter + CDS 起码需要三个tx一串,两个做不了的。
这个结构如果能够在工艺中实现,最合适是做XY曝光时间控制。
其他看不出有什么用.
GS8T的BSI我们是做过的,
http://www.imagesensors.org/Past%20Workshops/2011%20Workshop/2011%20Papers/R
51_Meynants_BSIglobalshutter.pdf
这个像素结构应该是现在唯一可行的背照global shutter 像素
恩,有可能,咱别再猜谜了。你们最近在招PIXEL的人?咋了这是?要兼职的不?
谢谢分享,每天瞎忙,连11年的WORKSHOP都没看完,哎...我很看好这种结构,比KAWASITO他们那个双PPD靠谱太多了
在 xixiyang 的大作中提到: 】
: GS8T的BSI我们是做过的,
: http://www.imagesensors.org/Past%20Workshops/2011%20Workshop/2011%20Papers/R
: 51_Meynants_BSIglobalshutter.pdf
: ...................
哎,是啊,您早点开分舵吧,我就解放了,呵呵...今年您去不,有篇RAMP ADC的COUNTER论文吧?
在 xixiyang 的大作中提到: 】
: 那要抓紧了,13年的workshop就下个月。:-)
:
:
今年吴博士那边有个博士也会去,但愿我能在15年去见识见识吧...
在 xixiyang 的大作中提到: 】
: 去,这个会必须去的
:
:
是,看到论文是研究快速charge transfer和lag的
我本来也想投一个研究Hot Pixel Cluster的,今年4月份才定稿,只能等15年在试试了。今年我这边的研究重点是想放在4T的Harden上边,看ON Semi今年也有一篇相关的,很期待啊。您这方面有涉猎么?我看Delft那边有个学生发了一篇相关的文章
兼职的应该不要,现在像素这边比较缺人而已,没什么的
现在很忙吧你
哪个山头都缺像素的人,我这也一样
我还成,现在专心做像素了,事比以前少一点了,不过好日子年底要过到头了,没准又得把电路抄起来了,我们这也是缺人缺的厉害
就是在电路里面做长短帧融合,像素内 的话不太好做,
那我们技术方案应该比较接近,无非是用的读出电路架构有区别,你们应该还是ramp adc在斜坡上下功夫吧
谢谢啦!主要是我们的应用比较特殊,所以希望了解一下该结构,同时希望参考一下相关的文献。
同时,我们有相应的实验线可供工艺的调整。
有工艺线?学校还是研究所?站内联系吧,我们有些东西想验证
好像上海高研院还是上海科技大学也有个组在做sensor?ms是radiation hard方向的?大牛有了解么..