微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > PLL中哪一部分对其输出的相位噪声贡献最大?

PLL中哪一部分对其输出的相位噪声贡献最大?

时间:12-11 整理:3721RD 点击:
☆─────────────────────────────────────☆
   zasml (zasml) 于  (Wed Sep 24 20:04:38 2008)  提到:
PLL=PD+LPF+VCO+N Divider
不考虑输入参考源,哪部分对相位噪声的影响最大?
谢谢~~~
另外:PLL频谱中的spur一般是由哪些东西造成的?
谢谢
在板级设计中一般有哪些方法来最大限度的减小PLL输出的相位噪声?
☆─────────────────────────────────────☆
   Zju88 (每天爱你多一点) 于  (Wed Sep 24 20:08:24 2008)  提到:
VCO
【 在 zasml (zasml) 的大作中提到: 】
: PLL=PD+LPF+VCO+N Divider
: 不考虑输入参考源,哪部分对相位噪声的影响最大?
: 谢谢~~~
: ...................
☆─────────────────────────────────────☆
   gaoz (gaoz) 于  (Wed Sep 24 21:19:01 2008)  提到:
Agree
VCO的高频噪声很无奈
其他部分的引入噪声都可以利用电路和系统技巧很大程度的降低
PD和CP的Mismatch会引入较大的ReferenceSpur
无源LPF电阻的IR也可以用其他电路回避
【 在 Zju88 (每天爱你多一点) 的大作中提到: 】
: VCO
☆─────────────────────────────────────☆
   seaskyyuhan (海天一色) 于  (Wed Sep 24 22:03:12 2008)  提到:
无数遍。。
【 在 zasml (zasml) 的大作中提到: 】
: PLL=PD+LPF+VCO+N Divider
: 不考虑输入参考源,哪部分对相位噪声的影响最大?
: 谢谢~~~
: ...................

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top