微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 请教一个phase noise和jitter换算的问题

请教一个phase noise和jitter换算的问题

时间:12-11 整理:3721RD 点击:
从phase noise到rms jitter计算时,理论上是从0~无穷大的频率积分,但是实际中是不可能的,因为0频率需要无穷长时间。一般情况下低频特性通过“长时间频率精确度”指标来定义。那么我们一般意义上关心的jitter是在什么样的频率之内呢?实际上低频从1KHz和10KHz和1Hz的区别是非常大的。
同样,在讨论cycle to cycle稳定度的时候,对应的phase noise换算的时候,貌似低频的jitter就没有现实的意义对应了。对应于cycle to cycle jitter计算的时候,对应的phase noise积分频率区间如何选定呢?
另外,从rms jitter到cycle to cycle jitter或者peak to peak jitter计算的时候,我们一般同时需要选定一个给定的置信度(或者叫BER),那么这个BER的选择在通常意义上是多少呢?1e-6 还是1e-10 还是1e-12?

下面的参考文献你也许看过:
http://www.silabs.com/public/documents/tpub_doc/anote/Timing/Frequency_Control/en/AN256.pdf
http://eesof.tm.agilent.com/pdf/jitter_phasenoise.pdf
http://assets.zarlink.com/CA/Phase_Noise_and_Jitter_Article.pdf
也许有帮助,也许没有,呵呵。

个人认为关心的Phase Noise在你的Channel space范围之内
1Hz的低频对应于jitter也就是1s的变化,意义显然不大

非常感谢,看了一遍,貌似大家还是各有说辞,呵呵。

仿真和测试基本上是一样的结论的。上面的资料里面有说明。

搞错了,貌似不同振荡器的结论会不一样,我的振荡器貌似正好拐点在1K~10K附近。

问题1,2参见phaselock technique 3rd edition, Gardner
第七章,附录。
问题3,要看系统要求了,也没有同统一标准。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top