借着人气问个射频CMOS电路测试的问题
时间:12-11
整理:3721RD
点击:
最近做了个SoC的片子,把各各子电路都单独流了一下
在测试PLL_VCO的时候遇到了问题,VCO输出正交两路,按理说后面应该是高阻的负载,
所以应该用示波器看,但是没这么高频率的示波器
用频谱分析仪看得话是50欧姆负载,负载不对,影响输出端直流,而且看不出相位
求教应该怎么办,像这种CMOS电路怎么能与50欧姆测试仪器相配合?
.55
在测试PLL_VCO的时候遇到了问题,VCO输出正交两路,按理说后面应该是高阻的负载,
所以应该用示波器看,但是没这么高频率的示波器
用频谱分析仪看得话是50欧姆负载,负载不对,影响输出端直流,而且看不出相位
求教应该怎么办,像这种CMOS电路怎么能与50欧姆测试仪器相配合?
.55
也这么想过,不过频率较高3G多,什么样的buffer能胜任,还是要自己去做
.55
据说有高速的示波器,还带信号源的那种,不知有什么具体型号
.55
你的意思是自己设计咯?有没有现成的类似放大器?
.55
在整体芯片里不存在不匹配的问题啊,中频出来就可以用示波器了
疑问的只是分电路测试,走的MPW,直接填进去就流了,没加buffer匹配
.55
不是要测vco吗?你是想直接测还是divider下来?
流了整体芯片,也为了看看分电路性能
直接测VCO
.55
.55
测那些性能呢?频率的话加一个隔直模块直接上频谱仪
你的buffer要在片内的话,vco输出不用作匹配,要是放片外的话就不行了
我看很多paper在片内加个管子,负载电感和匹配放片外,这样省面积
agilent好像有有源探头,可以提供高阻的输入