关于低功耗
时间:12-11
整理:3721RD
点击:
☆─────────────────────────────────────☆
alphehe (千里茫茫若梦) 于 (Tue Jul 31 10:28:40 2007) 提到:
除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
☆─────────────────────────────────────☆
seaskyyuhan (海天一色) 于 (Tue Jul 31 11:38:30 2007) 提到:
有一些小技术算否?比如做进行复杂门逻辑运算时输出节点电容尽量减小(并联到输出节点的mos管最少)
【 在 alphehe (千里茫茫若梦) 的大作中提到: 】
: 除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
☆─────────────────────────────────────☆
chip (丢钱包之后又被打劫的感觉......太惨了!) 于 (Tue Jul 31 11:41:15 2007) 提到:
这种效果一般来说可以忽略不计.
【 在 seaskyyuhan (海天一色) 的大作中提到: 】
: 有一些小技术算否?比如做进行复杂门逻辑运算时输出节点电容尽量减小(并联到输出节点的mos管最少)
☆─────────────────────────────────────☆
alphehe (千里茫茫若梦) 于 (Tue Jul 31 11:55:17 2007) 提到:
只针对少量晶体管的话省电可以忽略不计
【 在 seaskyyuhan (海天一色) 的大作中提到: 】
: 有一些小技术算否?比如做进行复杂门逻辑运算时输出节点电容尽量减小(并联到输出节点的mos管最少)
☆─────────────────────────────────────☆
tmengs (帖子) 于 (Tue Jul 31 15:22:44 2007) 提到:
你说的level shifter + power island就是Multi-voltage吧。
后端能够使用的新的低功耗方法还有multi-Vt, power shutdown,
DVFS,substrate bias。
【 在 alphehe (千里茫茫若梦) 的大作中提到: 】
: 除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
☆─────────────────────────────────────☆
icestorm (对酒当歌,人生几何) 于 (Tue Jul 31 16:25:32 2007) 提到:
DFS, DVS, multi-Vdd, multi-Vt, sleep vector, body biasing, stacking effect,
power gating
power island的话要得到一个好的划分不容易
【 在 alphehe (千里茫茫若梦) 的大作中提到: 】
: 除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
alphehe (千里茫茫若梦) 于 (Tue Jul 31 10:28:40 2007) 提到:
除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
☆─────────────────────────────────────☆
seaskyyuhan (海天一色) 于 (Tue Jul 31 11:38:30 2007) 提到:
有一些小技术算否?比如做进行复杂门逻辑运算时输出节点电容尽量减小(并联到输出节点的mos管最少)
【 在 alphehe (千里茫茫若梦) 的大作中提到: 】
: 除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
☆─────────────────────────────────────☆
chip (丢钱包之后又被打劫的感觉......太惨了!) 于 (Tue Jul 31 11:41:15 2007) 提到:
这种效果一般来说可以忽略不计.
【 在 seaskyyuhan (海天一色) 的大作中提到: 】
: 有一些小技术算否?比如做进行复杂门逻辑运算时输出节点电容尽量减小(并联到输出节点的mos管最少)
☆─────────────────────────────────────☆
alphehe (千里茫茫若梦) 于 (Tue Jul 31 11:55:17 2007) 提到:
只针对少量晶体管的话省电可以忽略不计
【 在 seaskyyuhan (海天一色) 的大作中提到: 】
: 有一些小技术算否?比如做进行复杂门逻辑运算时输出节点电容尽量减小(并联到输出节点的mos管最少)
☆─────────────────────────────────────☆
tmengs (帖子) 于 (Tue Jul 31 15:22:44 2007) 提到:
你说的level shifter + power island就是Multi-voltage吧。
后端能够使用的新的低功耗方法还有multi-Vt, power shutdown,
DVFS,substrate bias。
【 在 alphehe (千里茫茫若梦) 的大作中提到: 】
: 除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?
☆─────────────────────────────────────☆
icestorm (对酒当歌,人生几何) 于 (Tue Jul 31 16:25:32 2007) 提到:
DFS, DVS, multi-Vdd, multi-Vt, sleep vector, body biasing, stacking effect,
power gating
power island的话要得到一个好的划分不容易
【 在 alphehe (千里茫茫若梦) 的大作中提到: 】
: 除了clock gate, level shift,power island, 还有哪些比较有效的低功耗技术么?做power island有些什么需要注意的?