sigma-delta ADC的idle tone一般是什么原因产生的?
时间:12-11
整理:3721RD
点击:
simulink仿真时没有发现
spice仿真30k个点也没有发现
但是实际测的时候(也是采样30k个点)发现有一个和整体底噪功率差不多大的idle tone
而且测了两块发现idle tone频率不一样,一块90K附近,一块170K附近
这个会是什么原因呢?
忘了说,modulator的结构是3阶1bit,feedback
spice仿真30k个点也没有发现
但是实际测的时候(也是采样30k个点)发现有一个和整体底噪功率差不多大的idle tone
而且测了两块发现idle tone频率不一样,一块90K附近,一块170K附近
这个会是什么原因呢?
忘了说,modulator的结构是3阶1bit,feedback
我记得解释idle tone的时候就是假设的输入直流。
这样由于整个系统是动态平衡,即使没有动态信号输入,输出也是一个动态变化信号。
且有一个频率,这就是idle tone!
我先在测试发现如果给0.1/0.2/0.3这样的直流,没有明显的idle tone
只是我把直流调到接近于0V的时候才会出现idle tone
小信号才会有的 理论上应该能仿真到
模型的问题吧 赫赫
spice仿也没看到阿。。。
而且测试和仿真都是32768个点阿
你这个现象是一个很难搞定的问题。
在做Sigma-Delta PLL的时候更容易看到这个现象(因为精度更高,1/2^{几十})
做仿真有时能发现,但是也有可能发现不了
可能你电路实现上还需要找找,在电路实现可以考虑预留一定的dither功能