理论是这样,可实际电路我的电阻该放哪?
问题是这样的:
不解:串联电抗匹配的电阻应该放在驱动器附近还是接收器附近?
我一直以为串联电抗匹配的电阻应该放在驱动器附近可是,最近我看到一块电路板CPU到SRAM的地址线信号线上面串了一个22欧姆,应该是个匹配电阻(电路频率100M),可是这个电阻放在了SRAM的一个引脚附近,而且基本是和SRAM贴在一起了。很纳闷难道是我理解错了?!
还有更让我不解的,这块板上还有好些22欧电阻放在了信号线的中间位置。
是这快板设计有问题?还是我的理解有问题?
可是不管怎么说,这块板的性能挺可靠的,
请大家帮我分析分析!这符合SI设计吗?
如果自己设计板,这些电阻该放哪?
应该放在驱动器源端,你现在的板子放在接收的那端,是布局人员没布好,但是不一定说串联匹配放在了末端就会导致板子不稳定,我们首先要明白这个电阻会带来多大的效果,也许负载情况比较理想,即使不加可能也很稳定,只不过这个电阻没有起到他应该起到的作用而以。做pcb首先想到尽量做的最好,作的马马虎虎也不一定就不稳定,做好pcb设计,需要自己有很好的分析,同样的板子,你放在源端就一定比他放在末端要好
谢谢 E57ts ,说的有道理,很受鼓励!
以防万一,尽量一次成功!
SI的精神!
放在驱动器源端好,我曾经遇到过放中间的,是中断信号,就发生问题了,中断信号过了电阻后变成了半电平,还是小心的好!
谢谢,能问一下楼上的同志,当时频率是多少?
根据仿真波形来确定,如果是单向的地址线,一般放在驱动端。
数据线根据仿真的波形来确定位置。
顶
是啊2楼的说得 还真不好说 不过至少从简单的理论看 至少放到了中间是绝对不合适的呵呵 以后避免
