微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 时钟线应该走粗一点么?

时钟线应该走粗一点么?

时间:10-02 整理:3721RD 点击:
比如主板的,66m 33m 时钟线应该走粗点好么?

控制阻抗更为重要。

55欧阻抗?

控制阻抗,加串接电阻

为什么要控制阻抗,加串接电阻?

对于高频时钟信号不是尽量靠近输入端,且最好是加地线隔开吗?怎么要控制阻抗,加串接电阻?什么原因?

控制阻抗是为了减少反射,加串接电阻就是为了控制阻抗,做阻抗匹配的

如般信号线走5MIL,则时钟可考虑走10MIL,再在此基础上控制阻抗

学习学习还是学习

尽量参考ground走线,遵循3W原则的间距控制,线宽要根据阻抗的要求来确定,并不是越粗越好

没有必要走粗线,只要间距大一些就行了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top