微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > DDS中多层等电位面问题

DDS中多层等电位面问题

时间:10-02 整理:3721RD 点击:

我现在在做一个DDS,用AD9858产生一个2~150MHz的信号,AD9858是一个D/A芯片,由CPLD控制,总共两路D/A,还有一路外部的960MHz的参考时钟,板子总共8层:TOP GND, SIGNAL, DVCC, AVCC, AD_GND,BOTTOM,

GND打算为外部电源参考地和CPLD的参考地,SIGNAL准备走960MHz的时钟线,DVCC做AD9858 数字部分的电源,3.3V;AVCC作模拟部分电源,也是3.3V,SGND作AD9858的模拟参考地,AD_GND作AD9858数字部分的地,两路D/A的电源层(AVCC,DVCC)被分割了,

现在的问题就是怎样使这些地合适的连接起来,也就是怎样构建一个等电位面。望有这方面经验的大侠赐教一番,谢谢

特别要保证D/A的数字部分和模拟部分不能有相互干扰

怎么没有人帮?郁闷

模拟地和数字地都是单独用一层?这样很容易将数字噪生引入模拟电路吧.

哦?请楼上的说说理由看,怎么模数地都分开了反而会将数字噪声引入到模拟的?

   我做的是地用2层,数字地一层,模拟和数字地一起一层.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top