微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 差分线上的电容

差分线上的电容

时间:10-02 整理:3721RD 点击:
差分线上经常串两一样电容,抑制共模噪声,请教高手,这两电容应靠近驱动还是接收端?为什么?

接收端
未深入研究

不是,應該是各自對地電容...
其它的,偶就不知了...

如果是串联的, 对高速信号的传输影响很大.

串联?没见过哦

一般是摆在驱动端。
为什么这样摆就不知道了,希望有人指教。

电容大小和差分速率有关。
见得较多的就是0.01uF

不能发英文?
That is called AC coupling. Near transmitter. Value: maybe 10nF.

有看到Xilinx公司的参考设计SATA 1.5Gbps
SATA TX+/TX-串接电容为103(0.01uF)
SATA RX+/RX-串接电容为103(0.01uF)

交流耦合的作用,隔离直流,容值一般取0.1pf或0.01pf,这跟达到稳态的时间有关,还跟信号的截止频率有关

差分线上两个串联的电容应靠近驱动端。用于在源端抑制共模噪声,还有去除不需要的信号成份,不让噪声进一步在传输线上传播而带来EMC和SI问题。
      容值是看电容的谐振频率和信号的工作频率来选择。目前我见过所有的PCIE接口都是用0.1u的电容。还望高手指正。

如何选择,能举例说明吗

不太清楚哦

继续学习学习

建议你去看看模拟电路,里面对于差分接收或者发送电路的模型。
serdes电路基本上也就是这种情况,属于模拟电路,需要给出直流偏置点,信号摆幅比较.
一般来说,发送和接收电路的直流偏置点是不相同的,需要使用电容进行隔离。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top