微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 如何进行阻抗控制?

如何进行阻抗控制?

时间:10-02 整理:3721RD 点击:
系统设计中有多块电路板,当然还有背板。
比如A+B+C三块板子,其中B为背板,A和C是两块子板;A有两组信号要传到C板,一组信号通过背板到C,另外一组是通过Cable到C。
假如这3块板分由3个个人设计,分别对这2组要传输的信号都进行了很好的阻抗控制,选择的连接器以及cable也都与匹配的电阻一致。
我的问题是根据阻抗匹配原理是源阻抗等于负载阻抗,那么上述例子中经过了多级传导如何到达阻抗匹配的要求呢?

我的意思是因为分段作阻抗控制,比如A板控制传输线Z=50欧,B板控制传输线z=50欧,同理C版,那么总的传输线 1/z总=1/Za + 1/Zb + 1/Zc

是这样的嘛?求解

应该不是,我正在恶补基础知识,等待大牛!

显然是错的

也想了解!

回复 coyoo 的帖子
说得太复杂
比如点对点的,不管通过多少通道
只要整个通道的阻抗连续,包括各个节点的阻抗
那么通道上就不会有反射存在
你后面的那个并联阻抗计算的公式用在这里不合适

hello!
1、为什么不合适呢?能解释一下吗?
2、还有一种情况是当一个信号面临多次,比如2次分叉时,又该如何处理呢?
3、还有一个问题是在进行匹配的时候我看到有一种匹配会要求驱动功率增加,也就是说从源到目的地,信号幅度只剩下一半了?

这里的阻抗不是电阻啊,是信号瞬时受到的阻抗,当然不适用串并联公式,分叉?看你整个信号网络多长,信号速度多高了,不过尽量把分叉线搞短点。

信号分叉的情况建议看看ddr的走线规则就能理解了。

阻抗匹配以后是不是一定要增加信号源驱动一倍?

特性阻抗跟信号线上串联和并联电阻根本不是一回事,特性阻抗时保证整个路径上阻抗值保持不变,信号在传输过程中不发生反射;

同意楼上,我觉得如果三块板都是50欧那个整个线路就是50欧

更正,接收端阻抗看成是无穷大,一般是M级别的

阻抗控制是让走线的特性阻抗和源端输出阻抗去匹配。一般如cmos电路输出阻抗有10多欧姆或者20多欧姆,所以如果是28欧姆输出阻抗,加上22欧姆的串联电阻,整体输出阻抗和走线阻抗匹配,达到匹配效果,信号质量好。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top