微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 时序的问题

时序的问题

时间:10-02 整理:3721RD 点击:
刚做了一块板子,arm+SDRAM+FPGA,arm有一撮flash线连接到SDRAM与FPGA,分时复用
现在有一个问题是,不焊FPGA的时候,SDRAM可以跑起来,一切通讯正常,焊接上FPGA以后,就跑不起来了。
后来在CPU的前端接了一个buffer,又好了。
因为flash是集成在SDRAM里面的,所以做远端分支的topology很难,主要是branch的地方长度下不去
开始以为是反射造成的问题,可是fpga没上的时候SDRAM可以跑就说明应该不是stub引起的反射。
后来发现这个就是一个普通时序系统,会不会是因为线长造成的时序问题呢
想改版但是又找不到充足的理由
还请DX指导下可能的原因,咱再一个个验证去
谢谢个先

我顶上去

可否贴个简单的图,稍微做下说明,会好点!

arm有一撮flash线连接到SDRAM与FPGA,指的是数据线吗?
FPGA不用数据线的时候内部是否置高阻了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top