Cadence 收购 Azuro公司 助力新一代SoC设计
颠覆性技术强化Cadence数字实现流程,为新一代SoC设计带来功耗、性能与面积方面的高晶片质量
【加州圣荷塞2011年7月】全球电子设计创新领先企业Cadence设计系统公司 (NASDAQ: CDNS) ,今天宣布已收购Azuro公司,该公司是引领新一代系统级芯片优化与数字实现转型的先锋企业。Azuro提供独特的时钟同步优化技术,又称为ccopt技术,它可以为设计师提供卓越的功能,应对越来越严峻的性能、功耗与面积挑战。Ccopt技术尤其善于为以下领域提供至关重要的高速处理器设计的高晶片质量:
· 功耗(时钟树功耗降低达30%,芯片总功耗改进程度达10%)
· 性能(对于GHz的设计而言时钟树频率可提升100MHz之多)
· 面积(时钟树面积减少达30%)
此次收购于2011年7月11日完成,预计不会对Cadence 2011财年的业绩产生实质性影响。收购条款不公布。所有主要管理人员、技术人员和主要领域应用人员将转到Cadence。
Azuro ccopt技术经历了高速发展,设计师广泛将其应用于高速内置处理器与复杂SoC。该技术独一无二地集成并融合了流程中的核心步骤,包括时序驱动式布局、有效偏移时钟树综合、增量式物理优化、物理时钟门控与后时钟树优化。
“传统的数字实现流程在满足当今SoC设计的功耗、性能与面积要求方面正在达到极限,”Cadence研发与晶片实现事业集团高级副总裁Chi-Ping Hsu说。“Azuro发明了一种真正的颠覆性技术,远远超越了传统多步骤、反复迭代的数字实现流程,为当今复杂的晶片与SoC设计以及高级工艺节点的新一代SoC带来明显的优势。我们欢迎这样的团队加盟Cadence,欢迎其创新技术加入我们屡获大奖的Encounter数字实现流程。”
今天的收购,以及最近对Altos的收购,表明Cadence致力于投资与开发必要的最新技术,帮助客户实现新一代SoC设计。对于任何高速与低功耗设计而言,时钟网络都是至关重要的,而且对于实现SoC的功耗、性能与面积目标极其重要。在当今的设计中,经常有超过百种的时钟信号互联,它们可能会分岔或融合数千次,需要有最新的设计范例用于数字实现与优化。
“Azuro意识到越来越复杂的SoC带来了越来越大的挑战,因而发起了一种全新的方法用于数字实现,它考虑到了时钟在实现功耗、性能与面积规格方面的关键角色,”Azuro创始人兼CEO Paul Cunningham说。“Cadence一直在大胆推进其数字实现解决方案,和我们有共同的创新理念,这是继续帮助客户实现新一代设计所不可或缺的。我们期待着加入Cadence团队,为业界带来新一代的数字实现技术。”
对于SoC设计面临的巨大挑战,在Cadence的业界展望EDA360中有所阐述。Cadence很快会将Azuro ccopt技术作为插件更新提供给Cadence EDI客户。
关于Cadence
Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。客户采用Cadence的软件、硬件、IP和服务,设计和验证尖端半导体器件、消费电子产品、网络和通讯设备以及计算机系统。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com。