借助差分接口优化射频收发器设计性能
保证发射链路提供11 dBm平均发射功率,Tx信号链内后端需要具有26 dBm 的P-1dB的PA驱动器。如果需要2 dB插入损耗的RF滤波器以抑制LO馈通和调制器边带输出,那么增益模块和PA驱动器必须提供23 dB的总增益。针对此应用,建议使用具有集成式增益模块、数字控制衰减器和PA驱动器的VGA ADL5243。 结束语 本文介绍了ZIF和超外差式接收机解调器、IF VGA、混频器和ADC模拟端口差分设计,以及TxDAC与FMOD之间的发射机差分接口,其中均使用ADI器件作为信号链有源部分。另外还提供了设计用于这些电路的应用滤波器的增益计算和仿真结果。本振差分接口设计以及其他相关设计详情请参阅以下参考文献。 参考文献 Circuit Note CN-0018, Interfacing the ADL5372 I/Q Modulator to the AD9779A Dual-Channel, 1 GSPS High-Speed DAC. Circuit Note CN-0134, Broadband Low Error Vector Magnitude (EVM) Direct Conversion Transmitter. Calvo, Carlos. “The differential-signal advantage for communications system design.” EE Times. 作者简介 Mingming Zhao [mingming.zhao@analog.com] 是ADI北京分公司的一名现场应用工程师,主要负责RF和高速转换器产品应用。他于中国科学院获得电磁和微波技术专业硕士学位之后,在大唐移动通信设备有限公司担任RF工程师两年多,随后在2010年加入ADI公司。
射频收发器 相关文章:
- 全集成CMOS GSM射频收发器的实现(02-07)
- 基于TDA5255的射频收发器设计(10-06)
- 高性能PHS射频收发器芯片的设计(04-28)
- 高集成度国标ETC射频收发器应用系统分析(11-14)
- 单片射频收发器nRF905及其应用(08-19)
- RF收发器接收端口差分匹配电路计算方法(05-28)