微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > 一种低功耗的多电源多地电压多米诺电路设计

一种低功耗的多电源多地电压多米诺电路设计

时间:08-25 来源:互联网 点击:

图中可以看出,对于 OR2门和AND2门,由于电路结构较简单,第二种结构采用多地电压技术而未采用共阱技术,大大增加了电路的版图面积,版图面积最大;对于OR4、OR8、MUX2和MUX4门,其下拉网络拓朴结构较复杂,受其影响,共阱技术作用减小,而且多电源和多地电压技术的应用,大大影响了电路速度。为了使这些门与其他门具有相同的延迟时间,下拉网络晶体管尺寸增大,增大的版图面积超过了共阱技术节约的面积,所以第四种结构版图面积最大。另外,无论哪种多米诺门,第三种结构的版图面积均小于第二种结构,这说明,在多电源电压多米诺门中,应用共阱技术能有效地节约版图面积。

本文在多电源电压技术的基础上,提出了采用共阱工艺实现的多电源多地电压多米诺电路结构,分别采用Cadence的Spectre仿真工具和Chartered 0.35 ?滋m标准工艺库对电路性能进行了仿真和验证。结果表明,在500 MHz频率以及相同的速度下,多电源多地电压多米诺电路比传统的多米诺电路的功耗减少了25%左右。对于应用多电源电压的多米诺门,共阱技术适用于所有门;对于应用多电源和多地电压的多米诺门,共阱技术只适用于较少输入的简单门。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top