微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > 运算放大器工作原理及误差分析

运算放大器工作原理及误差分析

时间:06-11 来源:互联网 点击:

80~120dB之间。实际运放的差模开环电压增益是频率的函数,为了便于比较,一般采用差模开环直流电压增益。

共模抑制比:共模抑制比定义为当运放工作于线性区时,运放差模增益与共模增益的比值。共模抑制比是一个极为重要的指标,它能够抑制差模输入==模干扰信号。由于共模抑制比很大,大多数运放的共模抑制比一般在数万倍或更多,用数值直接表示不方便比较,所以一般采用分贝方式记录和比较。一般运放的共模抑制比在80~120dB之间。

电源电压抑制比:电源电压抑制比定义为当运放工作于线性区时,运放输入失调电压随电源电压的变化比值。电源电压抑制比反映了电源变化对运放输出的影响。目前电源电压抑制比只能做到80dB左右。所以用作直流信号处理或是小信号处理模拟放大时,运放的电源需要作认真细致的处理。当然,共模抑制比高的运放,能够补偿一部分电源电压抑制比,另外在使用双电源供电时,正负电源的电源电压抑制比可能不相同。

输出峰-峰值电压:输出峰-峰值电压定义为,当运放工作于线性区时,在指定的负载下,运放在当前大电源电压供电时,运放能够输出的最大电压幅度。除低压运放外,一般运放的输出输出峰-峰值电压大于±10V。一般运放的输出峰-峰值电压不能达到电源电压,这是由于输出级设计造成的,现代部分低压运放的输出级做了特殊处理,使得在10k?负载时,输出峰-峰值电压接近到电源电压的50mV以内,所以称为满幅输出运放,又称为轨到轨(raid-to-raid)运放。需要注意的是,运放的输出峰-峰值电压与负载有关,负载不同,输出峰-峰值电压也不同;运放的正负输出电压摆幅不一定相同。对于实际应用,输出峰- 峰值电压越接近电源电压越好,这样可以简化电源设计。但是现在的满幅输出运放只能工作在低压,而且成本较高。

最大共模输入电压:最大共模输入电压定义为,当运放工作于线性区时,在运放的共模抑制比特性显著变坏时的共模输入电压。一般定义为当共模抑制比下降6dB 是所对应的共模输入电压作为最大共模输入电压。最大共模输入电压限制了输入信号中的最大共模输入电压范围,在有干扰的情况下,需要在电路设计中注意这个问题。

最大差模输入电压:最大差模输入电压定义为,运放两输入端允许加的最大输入电压差。当运放两输入端允许加的输入电压差超过最大差模输入电压时,可能造成运放输入级损坏。

2.2  主要交流指标

开环带宽:开环带宽定义为,将一个恒幅正弦小信号输入到运放的输入端,从运放的输出端测得开环电压增益从运放的直流增益下降3db(或是相当于运放的直流增益的0.707)所对应的信号频率。这用于很小信号处理。

单位增益带宽GB:单位增益带宽定义为,运放的闭环增益为1倍条件下,将一个恒幅正弦小信号输入到运放的输入端,从运放的输出端测得闭环电压增益下降 3db(或是相当于运放输入信号的0.707)所对应的信号频率。单位增益带宽是一个很重要的指标,对于正弦小信号放大时,单位增益带宽等于输入信号频率与该频率下的最大增益的乘积,换句话说,就是当知道要处理的信号频率和信号需要的增以后,可以计算出单位增益带宽,用以选择合适的运放。这用于小信号处理中运放选型。

转换速率(也称为压摆率)SR:运放转换速率定义为,运放接成闭环条件下,将一个大信号(含阶跃信号)输入到运放的输入端,从运放的输出端测得运放的输出上升速率。由于在转换期间,运放的输入级处于开关状态,所以运放的反馈回路不起作用,也就是转换速率与闭环增益无关。转换速率对于大信号处理是一个很重要的指标,对于一般运放转换速率SR<=10V/μs,高速运放的转换速率SR>10V/μs。目前的高速运放最高转换速率SR达到 6000V/μs。这用于大信号处理中运放选型。

全功率带宽BW:全功率带宽定义为,在额定的负载时,运放的闭环增益为1倍条件下,将一个恒幅正弦大信号输入到运放的输入端,使运放输出幅度达到最大(允许一定失真)的信号频率。这个频率受到运放转换速率的限制。近似地,全功率带宽=转换速率/2πVop(Vop是运放的峰值输出幅度)。全功率带宽是一个很重要的指标,用于大信号处理中运放选型。

建立时间:建立时间定义为,在额定的负载时,运放的闭环增益为1倍条件下,将一个阶跃大信号输入到运放的输入端,使运放输出由0增加到某一给定值的所需要的时间。由于是阶跃大信号输入,输出信号达到给定值后会出现一定抖动,这个抖动时间称为稳定时间。稳定时间+上升时间=建立时间。对于不同的输出精度,稳定时间有较大差别

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top