ADC分类选择及其前端配置技术
必须限制在第一奈奎斯特范区(40MHz)。在没有滤波器的情况下,放大器的噪声有效值是155μVrms,ADC的噪声有效值是90μV。从理论上讲,总系统的信噪比(SNR)降低了6dB。为了从实验上证实这-点,用ADA4937驱 动的AD9446-80测量的SNR结果是76dBFS,本底噪声是-118dB。如果改用变压器来驱动AD9446-80,测量SNR结果足82dBFS。因此用放大器驱动ADC可将SNR降低6dB。
为了提高ADC的信噪比,在放大器和ADC之间加了一个滤波器。如果使用的是一个100 MHz的双极点滤波器,放大器的总噪声有效值变为71 μV, 使ADC的信噪比仅降低3dB。使用双极点滤波器改善了SNR达到79 dBFS,本底噪声为-121dB。构建双极点滤波器的方法是放大器的每个输出引脚都串联一个24Ω的电阻器和一个30 nH的电感器并且差分连接一个47pF的电容器,见图5所示的使用外接双极点噪声滤波器的ADA4937放大器驱动AD9446-80ADC原理图。
图5
3.2驱动(△∑ )ADC的放大器配置技术
*输入缓冲器技术
许多△∑转换器包含了输入缓冲器及可编程增益放大器(PGA)。输入缓冲器增加了输入阻抗,允许直接连接高源阻抗的信号。可编程增益放大器增加了测量小信号时转换器的精确度。桥接式传感器就是在转换器中利用了PGA优势的信号源的典型示例。
所有的ADC都需要一个基准,对于高分辨率的转换器来说,拥有一个低噪声、低漂移的基准是至关重要的。大多数的△∑转换器都采用了差分基准输入。
*举例--以新型桥接传感器作为△∑ADC的模拟前端的ADS1230/32/34型△∑ADC芯片。
用于桥接传感器的完全模拟前端ADS1230/32/34型△∑ADC芯片是分别为精密型20位及24位 △∑ADC,具有一个板载超低噪声可编程增益放大器(PGA)及内置振荡器PGA支持用户自选择增益: 1、2。64、128。该ADC具有235位有效分辨率。由3阶调制器及4阶数字滤波器组成,支持10SPS及80SPS的数据率。器件的所有功能都可通过专用的I/O引脚控制,简化了运转模式。图6为ADS1230结构组成示意图。
图6
*主要特点
超低噪声:10SP5时为17nVRMS(PGA=128),80SP5时为44n nVRMS(PGA=128)V;增益为64时,无噪声分辨率可达19.2位;优异的50至60MHz抑制性能(于10SP5时);单通道差分输入为AD51230;双通道差分输入为AD51232;四通道差分输入为AD51234;内置温度传感器,有简易的双线串行数字接口;电源电压范围为2.7V至5.25V;封装模式为:TSSOP-16封装(AD51230),TSSOP-24封装(AD51232),TSSOP-28封装(AD51234)。可在衡器、应变测量与压力传感器及工业流程控制等设备上应用。
3.2驱动逐次逼近型(SAR)ADC的放大器配置技术
现代的SAR ADC使用简化的电容接受输入信号的电压充电。由于ADC存在输入电容、输入阻抗以及外部电路,因此需要一个稳定时间使采样电容的电压与所测量的电压等值。最小化外部电路的源阻抗是降低的稳定时间的途径之一,并同时确保了在ADC的采集时间内输入信号被准确的获取。但是,另一个更为棘手的设计约束则是SAR ADC输入端所具有的、用以驱动电路的动态负载。
当采用运算放大器驱动器驱动ADC输入时,运算放大器必需能承载这样的动态范围,并在采集时间内稳定于所需要的精度范围。
SAR ADC的基准输入回路也会给基准电压带来相似的负载。尽管基准电压被认为是非常稳定的直流电压,但ADC基准输入端所呈献的动态负载使得这样的目标实现起来有了一定的难度。因此需要为基准电压配备缓冲电路,并且为此所使用的运算放大器应与驱动ADC输入端的运算放大器有着相似的要求。但实际上,此处对运算放大器的需求甚至要高于ADC输入端,因为基准输入必需在一个时钟周期内都保持稳定。部分转换器将这样的基准缓冲放大器内置于芯片中。在缓冲此类输入时,采用具有低宽带输出阻抗的运算放大器是保持此类转换器精确度的最好方法。
- RS-232至RS-485RS-422接口的智能转换器(01-24)
- 同步降压转换器电路设计基础(01-01)
- 真有效值AC/DC转换器AD736及其在RMS仪表电路中的应用(02-16)
- 满足FPGA电源设计需求的DC/DC转换器(02-15)
- 开关DC-DC转换器的EMI方案(04-29)
- 多媒体手机的电源管理方案(04-26)