微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > LDMOS宽带功率放大器匹配电路设计

LDMOS宽带功率放大器匹配电路设计

时间:03-11 来源:3721RD 点击:

, 为使得匹配网络端口1的阻抗Z in1与晶体管负载牵引得出的输出阻抗基本一致, 我们再对Z in1的实部进行优化,具体优化目标控件配置表如表3所示。

表3 优化阻抗Z in1控件参数配置表

  5 各指标ADS仿真结果

  对优化后的晶体管匹配电路在ADS中对S 参数、输出驻波比等性能参数进行仿真, 仿真结果如图4、图5、图6所示。

图4匹配网路的S 参数曲线图

图5 匹配网络的端口1驻波比曲线图

图6匹配网络的端口2驻波比曲线图

  将匹配网路端口1的阻抗Z in1用ADS测试出阻抗值结果如表4所示。

表4 输出匹配网路的阻抗值

  6 匹配网络的实现

  在实际应用中, 单端非平衡的短截线(开路线、短路线)常被平衡型设计方案取代, 上面电路转化为的电路形式为图7所示。

图7 微波晶体管输出匹配网络平衡性设计

  输出匹配电路转化成电路版图如图8所示。

图8 微波晶体管输出匹配网络电路版图设计

  7 仿真结果分析

  从以上仿真结果分析得知, 宽带功率晶体管放大器输出电路阻抗匹配较好, 在频率范围为: 1. 3 GH z~2. 3 GH z范围内, S21正向传输系数接近0 dB, S11、S22即两端口反射系数均小于- 25 dB, 匹配网路两端口驻波比均小于1. 2, 说明正向传输很大, 反射很小。

  同时匹配网路端口1阻抗Zin1与晶体管负载牵引的输出阻抗值很接近, 能更好的完成阻抗匹配。因此, 用多节微带线匹配法结合ADS 对目标进行优化, 减少了调试成本、缩短了周期, 对晶体管的宽带匹配网络的实现取得了很好的效果。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top