用DSP实现FIR数字滤波器
时间:06-04
来源:
点击:
五、 具体电路框图及程序流程图
图 1为FIR滤波器DSP实现的电路方框图,其核心部分为TI公司生产的DSP芯片TMS320C203 ,EP2ROM和RAM是其外围电路。DSP送给A/D抽样时钟,对输入的模拟信号抽样,即将模拟信号转换成数字信号,然后读取每一次的抽样值,并对抽样值进行卷积运算(FIR数字滤波),最后将运算结果(滤波后的数字信号)送至D/A ,转换成模拟信号进行输出。
图 1 电路框图
图 2为程序流程图,说明如下:
图 2 程序流程图
(1) 对DSP进行初始化,定义DSP的一些向量和工作模式;
(2) 为数字滤波作准备,将预先设计好的有N个抽头的FIR数字滤波器的冲激响应序列h(n)中的N个数值放入存储单元B1~BN;
(3) 作好滤波准备工作后,开始进行抽样,并读入抽样值,放入存储单元A1中;
(4) 之后便对抽样值进行运算处理:
(a) 将累加器清零,并设置两个准备相乘的存储单元A与B的初始值K和L;
(b) 将第K个抽样值AK与冲激响应序列的第L个数值BL相乘(K+L=N+1),并将乘积送入累加器进行累加;
(c) 将第K-1个抽样值AK-1放入AK,此时AK中原数值被覆盖;
(d) 重复(b)~(c),直至共完成N次乘加运算。
(5) 输出处理结果;
(6) 重复(3)~(5)。
六、 结束语
FIR滤波器具有严格的线性相位,且是可物理实现的因果系统,因此被广泛地应用在现代通信技术当中,如解调器中的位同步与位定时提取、自适应均衡去码间串扰以及话音的自适应编码等。可见对FIR滤波器的研究是具有非常重要的现实意义的。
- 在采用FPGA设计DSP系统中仿真的重要性 (06-21)
- 基于 DSP Builder的FIR滤波器的设计与实现(06-21)
- 达芬奇数字媒体片上系统的架构和Linux启动过程(06-02)
- FPGA的DSP性能揭秘(06-16)
- 用CPLD实现DSP与PLX9054之间的连接(07-23)
- DSP+FPGA结构在雷达模拟系统中的应用(01-02)