嵌入式视频监控系统视频服务器的设计与实现
摘要:提出了基于AT91RM9200微处理器的嵌入式Linux视频监控系统的视频服务器设计方法。采用韩国Pentamicro公司的视频芯片AT2042对数字视频数据进行MPEG-4压缩编码,生成MPEG-4码流。为实现交互性的要求,在嵌入式WEB服务器中采用CGI技术,对远程监控端的控制信息分析处理,实现B/S模式的交互功能和系统的远程控制。与传统的设计方法相比,该系统视频图像的质量得到改进,开发便捷,成本低廉,应用范围广。
关键词:视频服务器;AT91RM9200;嵌入式Linux;MPEG-4;视频监控
视频监控系统以其数字化、网络化和智能化等方面的特征广泛应用于各种场合。随着通信技术和网络技术的发展,通过网络进行重要场所的监控越来越引起人们的关注和重视。传统的视频监控系统图像的压缩解压都是基于PC机,在稳定性,可靠性方面都受到限制。近年来,随着嵌入式技术的发展,嵌入式设备体积小、集成度高、高效可靠、可移植、功耗低等一系列优点使得基于嵌入式的视频监控系统逐渐取代
了传统的视频监控系统。笔者所介绍的嵌入式视频服务器是建立在嵌入式WEB服务器的基础上,基于AT91RM9200微处理器,采用Linux实时操作系统,由专门的视频芯片接收数字视频数据完成压缩编码,生成MPEG-4码流,通过内部总线传送到WEB服务器上,远程授权用户可以通过网络浏览器观看WEB上的图像信息,控制图像获取方式。该系统保证了图像质量,客户端零维护,开发便捷,成本低廉。
1 系统的整体设计
整个系统分为硬件和软件2个部分。硬件部分分为4个模块:视频采集模块,视频压缩编码模块,网络传输模块和其他辅助功能模块。系统采用B/S模式。软件部分分为视频图像采集的驱动程序,WEB服务器程序,CGI和用户浏览器的网页设计4部分。系统整体结构如图1所示。
2 系统硬件部分
本系统采用Atmel公司的AT91RM9200微处理器。该处理器是高性能,低功耗的32位RISC微处理器,最高主频为180MHz,32位外部数据总线支持8/16/32位数据宽度,可对64 MB空间寻址。内部集成丰富的外设资源,MMU管理单元,16 kB SRAM和128 kB ROM,各种外围接口,适用本系统的开发。AT91RM9200微处理器的作用是在系统上电时配置芯片的相关功能寄存器,正常运行时进行总体控制,如接受视频数据流,配置网络接口,实现本地存储等功能。
2.1 视频采集模块
本模块的作用是把模拟视频转换成数字视频,产生符合编码芯片接口标准的数字视频信号。采用的是Tl公司的TVP5150低功耗视频A/D转换芯片。TVP5150支持NTSC/PAL/SECAM 3种格式,可以输出ITU-R BT.656和ITU-R BT.601两种信号,考虑到编码芯片的标准,本系统采用ITU-RBT.656格式8为数据串行传输。TVP5150的AIPIA为模拟信号输入端,接收摄像头的模拟视频信号输人。行同步脉冲和场同步脉冲分别对应HSYNC和VSYNC,分别连接编码芯片的HSYNIN和VSYNIN2个引脚,实现图像的行同步和场同步操作。YOUT[7:0]为数据输出引脚,将数字视频信号送到编码芯片的数据接收端。SCL和SDA分别为I2C接口的串行时钟和数据引脚,AT91RM9200对TVP5150的内部寄存器的访问是通过I2C总线实现的。
2.2 视频压缩编码模块
动态图像被数字化处理成YUV格式,数据量非常大。未经压缩的CIF格式的RGB数据至少需要58.01 Mb/s,因此视频数据在传输和处理的过程中必须经过压缩。视频编码标准有MPEG-1,MPEG-2,MPEG-4,M-JPEG和H.26x系列。本系统采用的是MPEG-4标准。MPEG(Moving Pictures Experts Group),该专家组成立于1988年,致力于运动图像的编码标准化工作。MPEG-4是该专家组研制出来的于1999年正式成为ISO和IEC联合制定的国际编码标准。MPEG-4与其他编码标准相比,相同比特率下,具有更高的视觉质量,可以在低带宽的信道上传输。本系统采用韩国Pentamicro公司的压缩/解压芯片AT2042.AT2042接收经过TVP5150进行A/D转换的数字视频数据。AT2042支持视频压缩和音频压缩标准,支持CBR和VBR两种码率。采用ITU-R 656接口标准。工作原理:在AT91RM9200的控制下,要进行压缩编码的数据经AT2042的FIFO口输入。AT2042的解压是压缩的逆过程。本系统中,AT2042的数据接收端VIN[7:0]接收TVP5150的YOUT[7:0]端输出的数据,同时AT2042的HSYNI N和VSYNIN信号分别和TVP5150的HSYN和VSYN相连,实现图像的行同步和场同步操作。接收来的数据送到AT2042的压缩编码处理单元,压缩编码后送到芯片外部的SDRAM中存储,通过片内的SDRAM控制器可以实现对外部SDRAM的访问,并通过HPI与AT91RM9200微处理器进行通信,以便远程监控端的实时监控。视频压缩编码框图如图2所示。
- 基于FPGA的DSP设计方法(08-26)
- 电力电子装置控制系统的DSP设计方案(04-08)
- 基于DSP Builder的VGA接口设计(04-10)
- 基于DSP和USB的高速数据采集与处理系统设计(05-01)
- 数字信号处理(DSP)应用系统中的低功耗设计(05-02)
- 基于DSP的嵌入式显微图像处理系统的设计(06-28)