微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > 设计合理的高速总线测试方法

设计合理的高速总线测试方法

时间:03-13 来源:互联网 点击:

的说明。

探测器适配器的所有元件安装在与目标相对的一侧,这支持了目标上适配器的嵌入安装。采用柔性电路以附着于连接器,最大限度地利用了板空间,并保持了信号的完整性。它也提供了一种能够被用于量产系统和原型板的连接系统。

该解决方案必须要求在目标AGP连接器附近有一小块元件禁用区。由于新型主板的密度增加,这一要求对于一些量产产品也许很困难。此外,从连接器的穿孔必须足够长以焊上柔性电路。一旦附着了柔性电路,就很难去掉而不在不经意之间损坏探测器适配器。这样,鉴于所有实际的原因,探针应当被当作消耗品。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top