基于DSP的交流随动系统设计
在某一位置,保证系统的安全性。
3.2.2 电气限位和制动的实现
图3所示为电气限位、锁定电原理图:
开机初始化过程中,首先通过DSP的I/O口,检测锁定开关是否处于闭合状态。如果锁定开关闭合(即锁定器处于锁定状态),DSP送出方位制动命令1、高低制动控制命令0和限位控制命令1,与非门输出为0,控制光电耦合管处于导通状态,光电耦合管的输出作为可控+24 V电源模块的控制端,使电源不输出+24 V电压,控制电机制动器处于制动状态。软件将检测到锁定开关状态上传,提醒操作手解脱锁定装置。
如果锁定开关处于断开状态时,DSP送出方位制动命令0、高低制动命令1,检测上下限位(是指高低方向的限位,开关断开为限位,闭合为非限位)开关是否处于闭合状态。假设限位开关处于闭合状态,DSP检测到后,送出限位控制命令0,与非门输出为1,光电耦合管不导通,电源模块输出+24 V,使高低电机制动器处于非制动状态,由DSP程序控制电机转动,系统处于正常工作状态。
在正常工作时,DSP送出限位控制命令为1、方位制动命令为0、高低制动命令为1,使光电耦合管V5的导通与否受限位开关的控制,当上、下限位开关处于闭合状态时,光电耦合管非导通,电源模块输出+24 V,使电机制动器处于非制动状态;只要上、下限位开关其中之一处于断开状态,光电耦合管导通,电源模块输出为0 V,电机制动器处于制动状态,从而保护整个系统的安全。
4 结束语
串口电路通信功能正常,锁定、限位控制电路稳定有效,整套电路已成功应用于某型武器系统中。实践证明,作为电机控制的专用芯片DSP56F807具有以下优势:较高的运算速度能够满足电机高性能的控制算法;较大的片内存储空间(基本不需要外扩存储器)降低了用户成本并且提高了程序安全性;高度集成的片内外设增加了电机控制系统的集成度使系统的可靠性大大提高;良好的软件开发环境,提供了大量的专用函数库,大大缩短了产品开发周期。
- 在采用FPGA设计DSP系统中仿真的重要性 (06-21)
- 基于 DSP Builder的FIR滤波器的设计与实现(06-21)
- 达芬奇数字媒体片上系统的架构和Linux启动过程(06-02)
- FPGA的DSP性能揭秘(06-16)
- 用CPLD实现DSP与PLX9054之间的连接(07-23)
- DSP+FPGA结构在雷达模拟系统中的应用(01-02)