用Zynq-7000 EPP实现端到端广播
消费者要求以前所未有的速度提供史无前例的海量优质视频,迫使广播公司和设备制造商以更快的速度将低成本先进解决方案投放市场。为满足这一需求,赛灵思正着力推出现场可编程门阵列(FPGA)和端到端广播平台解决方案,帮助设计人员和制造商以更快的速度将采集、提供、分配和消费(ACDC)解决方案集成到自己的设备当中。
在今年举办的美国国广播电视设备展上亮相的数项创新中,BBC RD新开发的Stagebox可以安装到摄像机的背面,将有效传输距离从数百米延长到互联网协议数据包能抵达的几乎任何一个地方。在近期涌现的利用 FPGA与生俱来的可编程功能提供更多功能和适应性,实现协议和标准的对接的开创性设备中,Stagebox是最新一员。
采用高度灵活的 FPGA,BBC RD及其合作伙伴能够实现SDI到六类(Cat6)网线的桥接,通过IP以10Gbps速率传输未压缩视频,用单根1Gbps六类连接传输视频、音频和对讲功能,在高质量采集中应用CoreEL AVC-I压缩,取消使用多条SDI电缆和昂贵的上门服务,降低总成本和总功耗。
就在像BBC RD这样的主导机构为保持竞争领先地位日趋依赖FPGA和捆绑式IP核时,初创企业和企业家们也在充分运用FPGA的灵活性和经济高效的计算能力,以尽快将解决方案投入市场。
位于加州圣利安德鲁的PhaseSpace公司正在开发其首款支持240fps高清视频的摄像机,预计售价约为5千美元。
PhaseSpace公司的首席执行官Tracy McSheery说:“为开发摄像机,我们结合使用了Spartan-6 FPGA、计算机软件和网络工具,来提供令人叹服的功能。我们的解决方案在实现实时压缩和实时处理的同时,还具备先进传感器所要求的内务处理能力。使用赛灵思Spartan-6 FPGA,我们每秒能够处理超过100亿条指令(图1)。”
图 1,赛灵思的端到端平台从专业视频的摄制到交付给最终消费者,贯穿整个开发链条,为广播工程师提供支持。
“现在大家在观看职业棒球赛或高尔夫球赛时,都会看到一辆携带有全部AV设备的电视转播车。我们现在用售价1万美元的思科交换机加上售价5千美元到1万美元的HP 2800工作站就可以取代售价50万美元的转播车和Avid视频切换机。我们尚未投产的首款摄像机中,正在评估赛灵思7系列FPGA,以便重复利用我们的IP,从而降低售价。”
赛灵思 ACDC 广播解决方案:
采集:Pro HD摄像机、4K摄像机、采集编码器和IRD都日益依赖40nm和28nm FPGA的可编程功能和处理能力来实现ACDC价值链前端的视频采集功能。提供: 赛灵思能够支持ACDC价值链上“提供部分”的多项功能,包括交换器、路由器、多画面处理器、IP视频传输、视频服务器、后期制作和分配编码器。在2012年美国广播电视设备展上,赛灵思正在展示广播链“提供部分” 的关键元件,即运行在28nm Kintex-7FPGA、40nm Virtex-6和45nm Spartan-6器件上的实时视频引擎(RTVE)。宽泛的器件选项便于 OEM厂商根据应用、目标价格和总体功能在多个价格点和逻辑密度水平上选择器件。RTVE随即馈入赛灵思的 SMPTE 2022 Tx(-5/-6)和Rx(-5/-6)参考设计,使用10G互联网协议网络传输未压缩视频,也可传输至多画面监视器、交换机和媒体服务器。
分配:赛灵思FPGA目前已经部署并应用于线缆数据机终端系统(CMTS)、线缆边缘QAM、陆地广播调制器、卫星广播调制器、分配编码器和转码器。赛灵思也正在展示自己的边缘QAM目标设计平台。这种平台可以提高分配头端的密度,在分配节点现有尺寸内显著提升信号密度。比如,使用能够装入壁橱的一台采用Virtex-7FPGA的线缆边缘QAM的视频点播交换机就能够为1,000个酒店房间提供视频点播服务。
消费: 赛灵思显示目标设计平台采用赛灵思Kintex-7器件,配备显示参考设计,可让专业演播室显示器、高端消费显示器和新兴OLED显示器的制造商将四路1080p视频流无缝组合为4K显示。另外还提供支持帧速率转换的参考设计(可从60Hz倍频到120Hz)和可将全高清内容放大为4K2K分辨率的缩放器/上变频器参考设计。
提升广播工程设计生产力
2012 年美国广播电视设备展上展出的两款目标设计平台和一款参考设计体现出赛灵思率先提升广播工程设计生产力。
显示目标设计平台(TDP):该款用于高性能视觉系统开发的本综合性平台,由Kintex-7 FPGA硬件平台、赛灵思联盟计划高级成员东京电子器件有限公司开发的ACDC 1.0基板、赛灵思视频和图像处理包(一种低成本售价3,000美元的SRP,含整套IP核)和三种参考设计构成。该显示TDP能够将4路1080i视频流无缝组合为4K2K图形,与此前的解决方案相比,不但提升了性能,而且还降低了功耗(见图2)。
图 2,可将四路高清输入交错为 4K 显示的显示 TDP 缩放器参考设计。
- Zynq-7000的柔性直流输电桥臂控制器设计(09-12)
- 聚焦面向Smarter视觉的Zynq SoC(03-06)
- 基于Xilinx Zynq的解决方案展示(02-07)
- Zynq-7000 EPP 开启创新新纪元(12-22)
- 在采用FPGA设计DSP系统中仿真的重要性 (06-21)
- 基于 DSP Builder的FIR滤波器的设计与实现(06-21)