微波EDA网,见证研发工程师的成长!
首页 > 测试测量 > 测试测量技术文库 > 用于现代印制线路板组装的高效测试策略

用于现代印制线路板组装的高效测试策略

时间:03-13 来源:互联网 点击:

当今电子制造商正面临着越来越大要求降低成本、提高质量及缩短面市时间的压力,正确的测试策略可以帮助公司提高效率,制造出合格的产品,同时,在产品设计、设备投资、制造及质量保证过程中引入测试还能有效地降低成本。本文介绍一种互补型分布式测试策略,讨论在现代印制线路板组装测试中采用互补型分布式测试策略的好处。

电子产品制造商在设计线路板组装测试方案时要考虑很多方面,而且有多种工具可供选择,每种技术都有其自身的故障覆盖率和性能特征,用户在决定测试方案前必须根据产品的故障分布和希望达到的目标进行评估。工程师们在考虑最佳测试方案时,需要在运行成本、投资成本、故障覆盖范围、产量、诊断分辨率、工艺反馈及时性和产品长期可靠性之间进行折衷平衡。此外,无法进行更多物理探测为现代线路组装板检测又增加了一层困难,这对于需要进行实际物理探测以确定故障覆盖范围和网表分区(如边界扫描和数字测试环境)而言,是一个严峻的挑战。但如果按照互补型分布方式采用多种测试技术,制造商将能够很好地达到他们的预定目标。

电子技术总的发展方向是产品越来越复杂,体积越来越小,这些都将增加I/O数量和线路板密度。现在一块线路板上焊点数超过两万个并不罕见,同时装配工艺的复杂性也在增加,线路板常常要经过双面SMT装配、手工装配、波峰焊、压配和机械组装等多道工序。虽然制造商正在努力提高产能减少缺陷,但他们发现要想使线路板上的缺陷数下降是很困难的。焊点数量及工艺复杂程度增加都会在线路板上造成大量工艺性缺陷,一项对全球范围多个CEM和OEM工厂有关这方面的大规模研究表明,工艺性缺陷率平均为650ppm到1,100ppm。

图一表明即使制造商达到100ppm工艺缺陷率这样的“世界级”质量水平,在有两万个焊点的情况下仍只能保证不超过百分之十的一次成品率。

当一次通过率只有一位数时,工程师必须特别注意工艺缺陷的分布,这类缺陷一般占所有PCB组装缺陷的80~90%,因此要考虑采用能在制造过程早期检测出工艺失效的自动检查设备,作为整体测试方案的一部分,同时也应认识到,目前电子组装的密度和复杂性已使过去长期使用的人工目检(HVI)方法不再有效。

此外面市时间也是业界关注的焦点,从设计到出样品到正式生产的速度越快,市场占有率、销售收入和利润也就越高。能够在线路板设计时进行可测试性分析的软件工具可使测试工程师与设计人员共同工作,从而缩短面市时间。如果工程师们能够在PCB设计的布局走线之前预知故障分布,并规划测试方案,了解故障覆盖率和测试访问之间的折衷情况,则将拥有很大竞争优势,从根本上讲,将使设计反复次数更少、困难更少、生产测试费用更低、制造效率更高以及面市时间更短。

除了使用能在线路板设计时进行可测试性分析的软件工具外,制造商们也在寻找其它测试方案,以减少测试开发时间加快新设备引进速度,在制造早期提供高水平故障覆盖率和判断分辨率。像FPT这种无夹具测试方法由于具有高水平故障覆盖率和快速测试开发性能,同时不需要使用昂贵且交付时间很长的夹具,所以成为新设备引进时迫切需要的一种测试方式。

另外制造商能够越早满足消费者对新产品的需求,就越能赢得市场份额和利润。在成本竞争环境下提高产量需要在源头处有效地检测和抑制缺陷,并找出造成缺陷的根本原因,另外也要有更大的产能。AXI之类的设备能为工艺测量、连续改善和控制提供参数,有助于持续得到较高成品率。

制造商需要的测试方案应能在接近源头处发现缺陷,并具有极佳的诊断分辨率,以便在生产过程中立即进行调整和修复。高水平诊断分辨率能减少在制品和待修品的数量,保证快速调整与修复,缩短生产周期并提高产量。新型测试方案利用自动检查技术补充传统在线测试和功能性测试,可以大大减少生产时间,这种组合方案的优点如下:

1.样品测试加快使成品面市时间更快。整个测试覆盖范围约95%的工艺缺陷在开发过程中只需数小时就可测出来,相比而言,在线测试方法需要用几天时间。

2.由于自动检查能发现电性测试方法不能检测出的工艺缺陷,因此交付的线路板具有更高的质量。假如自动检查没有发现这些工艺缺陷,则将导致潜在缺陷,使产品可靠性降低,增加退货和保修费用。

3.减少调整和修复可降低在线测试、功能测试和环境应力筛选(ESS)的成本。通过将测试任务分配到最合适的地方,使故障覆盖率在早期阶段达到最大,此时诊断和修复工作的费用都非常低。

4.减少在线测试/功能测试和ESS中重新测试/调整/修复时间,缩短产品生产

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top