针对高速物理层的测试解决方案
J-BERT N4903A具有7和12.5 Gbps模式生成器选项用于创建高速数字测试信号。虽然生成器可以用作将理想的无偏差信号插入到一个部件或者系统中,工程师也可以选择采用一定数量的抖动(定时偏差噪声),包括随机抖动、周期抖动和有限的不相关抖动。一个额外的选项允许对所生成测试信号中的符号间干扰(ISI)进行控制。J-BERT N4903A信号源具有20-ps 20%到80%转换时期和9-ps峰峰抖动。
当Agilent N4916A去加重信号转换器(见图)用作该公司J-BERT N4903A串行比特错误率测试仪(BERT)和81141/2A串行脉冲模式发生器的一个前端时,允许插入去加重信号。去加重信号经常用于高速数字系统和电路以补偿信号损失和通过印制电路板(PCB)、电路走线、电缆和地板造成的信号衰落。通过以0.5dB步进控制去加重插入,N4916A和J-BERT能够分析各种去加重和信号条件下的信道影响,包括高达13.5 Gbps的数据速率。
该公司还增加了有助于高速数字电路设计者的新型软件、时钟恢复模块和一个用于数字通信分析仪(DCA-J)的光/电(OE)模块。这种软件允许对时钟和数据信号的相位噪声和抖动进行分析。当和Agilent 83496B时钟恢复模块联合使用时,这种组合支持对50 Mb/s到13.5 Gbps的信号进行相位噪声和抖动测试,包括扩频时钟(SSC)信号。
当DCA-J配备有Agilent 86116C光/电模块时,这种组合可以用作65-GHz示波器信号或者作为一个40-Gbps光发送眼图屏蔽测试的参考接收机,可以配置成OC-768、STM256和其他高速数字性能确认测试。DCA-J的一个额外选项(300)能够实现幅度调制测试,比如测试光部件和系统中的相对密度噪声(RIN)。P&A:$122,000 (7-Gbps 型J-BERT模式生成器)、$138,000 (12.5-Gbps 型J-BERT 模式生成器)、$185,000 (时钟恢复模块)、$64,089 (光/电模块)和$40,000 (用于J-BERT的N4916A去加重信号转换器)。
作者:Jack Browne,《Microwave & RF》
误码率测试 相关文章:
- 用误码率测试仪测试驱动FEC代码(01-12)
- 集成式比特误码率测试仪在FPGA中的应用(09-04)